ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討
スポンサーリンク
概要
- 論文の詳細を見る
- 2011-12-08
著者
-
藤田 智弘
立命館大学
-
堀 遼平
立命館大学院理工学研究科
-
堀 遼平
立命館大学大学院理工学研究科
-
汐崎 充
立命館大学
-
藤野 毅
立命館大学
-
藤田 智弘
立命館大学 理工学部
-
堀 遼平
立命館大学大学院 理工学研究科
-
上田 佳祐
立命館大学 理工学部
-
中澤 亮
立命館大学大学院 理工学研究科
-
堀 遼平
立命館大学 理工学部
関連論文
- マルチファンクションプログラマブルSOI-演算メモリMFPM(計算機システム)
- FPGA実装された暗号回路に対するビット値に着目した電力差分解析(DPA)実験(暗号処理回路,システムオンシリコンを支える設計技術)
- DACE確率過程モデルを用いたアナログ集積回路のサイジング手法 : 大域解探索手法の検討
- A-3-7 DACE 確率過程モデルによるアナログ集積回路の定数最適化
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ビアプログラマブルロジックVPEXを用いた固定秘密鍵埋め込み型RSA暗号回路の設計(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- D-12-111 非線形テンプレートに対応した超並列型DT-CNNエンジン(D-12.パターン認識・メディア理解,一般講演)
- D-12-110 非線形テンプレートを用いたCNN画像処理(D-12.パターン認識・メディア理解,一般講演)
- 超高精細映像のJPEG2000エンコーダVLSIアーキテクチャの検討(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価 (集積回路)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価 (電子部品・材料)
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- プログラマブルロジックePLXの自動マッピングツールの開発とローカルアーキテクチャ検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- SoC埋め込み型プログラマブルロジックePLX向け自動配線ツールの検討(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- C-12-9 リコンフィギャラブルシステムに適したAES暗号回路の設計(C-12.集積回路B(ディジタル),一般講演)
- C-003 遺伝的アルゴリズムによるアナログIC自動レイアウトシステム(C.アーキテクチャ・ハードウェア)
- ビアプログラマブルデバイスVPEXのチップ評価とDES暗号回路実装の検討(暗号処理回路,システムオンシリコンを支える設計技術)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- ビアプログラマブルデバイスVPEXの配線遅延評価(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- 各種暗号処理に適した2入力LUTアレイ型プログラマブルロジックアーキテクチャの検討(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXのロジックエレメント改良による面積削減と高性能化(学生・若手研究会)
- SoC埋め込み型プログラマブルロジックePLXのネットワークセキュリティ処理への応用(スマートパーソナルシステム,一般)
- D-18-3 EBプログラマブルロジック素子用ロジックエレメントの設計(D-18. リコンフィギャラブルシステム, 情報・システム1)
- 物理複製防止デバイスアービターPUFの設計および測定評価(システム設計と高位・論理設計,物理設計及び一般)
- A-1-3 超並列SIMD型プロセッサMX-1のためのガロア体演算によるAES用SubBytes変換の高速化(A-1.回路とシステム,一般セッション)
- A-1-2 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(2)(A-1.回路とシステム,一般セッション)
- A-1-1 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(1)(A-1.回路とシステム,一般セッション)
- USBトークンによるPKI相互認証を用いたセキュアネットワーク上でのシングルサインオンシステムの提案と実装(通信のための信号処理,符号理論,一般)
- USBトークンによるPKI相互認証を用いたセキュアネットワーク上でのシングルサインオンシステムの提案と実装(通信のための信号処理,符号理論,一般)
- USBトークンによるPKI相互認証を用いたセキュアネットワーク上でのシングルサインオンシステムの提案と実装(通信のための信号処理,符号理論,一般)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地-)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地)
- トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
- トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
- トランジスタ製造ばらつきにおけるチップ内特性変動を考慮した統計遅延解析手法
- 3ZE-3 共通鍵ブロック暗号回路のFPGA上での小面積実装手法の検討(暗号実装・解析,一般セッション, セキュリティ,情報処理学会創立50周年記念)
- 領域分割手法と特性推定をもとにしたアナログ集積回路のサイジング(アナログ回路技術ショートノート-アナログ回路技術の創造と伝承を目指して-)
- A-3-5 動的探索窓を使ったDACE確率過程モデルによるアナログ集積回路の定数最適化(A-3. VLSI設計技術)
- Domino-RSL方式を用いたDES暗号回路設計と電力差分解析(DPA)攻撃に対する耐性の検証(暗号処理回路,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXにおける配線リソースと配線遅延の評価 (VLSI設計技術)
- ビアプログラマルASICアーキテクチャVPEX3の面積と遅延評価 (VLSI設計技術)
- D-18-1 MPU搭載FPGAボードを用いた情報家電向け暗号通信システムの設計と実装(D-18. リコンフィギャラブルシステム,一般セッション)
- EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 非直線性誤差高速評価のためのパイプライン型ADCの動作記述モデルの作成と評価
- A-1-17 スイッチトカレント乗算器の高精度化に向けた検討(A-1.回路とシステム,一般講演)
- A-1-16 チャージインジェクション誤差電流を低減したスイッチトカレント回路の一構成法(A-1.回路とシステム,一般講演)
- ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討
- ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討
- ビアプログラマブルデバイスVPEXにおける配線リソースと配線遅延の評価(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- ビアプログラマブルASICアーキテクチャVPEX3の面積と遅延評価(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 悪意ある攻撃から精密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- Domino-RSL方式を用いたDPA耐性を持つDES暗号回路の設計試作と安全性評価(論理設計1,システムオンシリコンを支える設計技術)
- CAのカオス性雑音を用いたDT-CNNによる大域的最適化手法
- C-12-36 昇圧用チャージポンプ回路の高効率低電圧駆動に向けた検討(C-12. 集積回路C(アナログ), エレクトロニクス2)
- 遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価(論理設計1,システムオンシリコンを支える設計技術)
- ビアプログラマブルロジックVPEXのソフトエラー率の検討 (集積回路)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス(招待講演,学生・若手技術者育成のための研究会)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXのソフトエラー率の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 多重化ユニットを用いた物理的複製不可能関数とその実装評価
- 統計補正処理を用いた経路選択リングオシレータPUFとその実装評価
- 上流設計工程でのサイドチャネル攻撃に対する耐タンパ検証手法とその評価
- ビアプログラマブルロジックVPEXのソフトエラー率の検討
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討
- TDCを用いたRG-DTM PUFの検討
- TDCを用いたRG-DTM PUFの検討
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価
- Dual-Rail RSLメモリ方式を用いた耐タンパDES暗号回路の設計(暗号と高位設計,システムオンシリコンを支える設計技術)
- ビアプログラマブルASICアーキテクチャVPEXの消費電力評価と面積・遅延性能評価(電力/電源解析,システムオンシリコンを支える設計技術)
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXの配置配線ツールを用いた性能評価(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXの配置配線ツールを用いた性能評価(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価(省電力化機構,組込み技術とネットワークに関するワークショップETNET2013)
- 物理的複製不可能関数(PUF)デバイスにおけるレスポンスの再現性向上のための軟判定Fuzzy Extractorの検討
- 8.3 耐タンパ共通鍵暗号回路(第8章:セキュリティ,ディペンダブルVLSIシステム)
- [招待講演]耐タンパ暗号回路のLSI設計手法
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価(省電力化機構,組込み技術とネットワークに関するワークショップETNET2013)
- Dual-Rail RSL メモリ方式を用いた耐タンパDES暗号回路の設計
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価
- Dual-Rail RSL メモリ方式をりようしたサイドチャネル攻撃耐性を有する
- Dual-Rail RSL メモリ方式をりようしたサイドチャネル攻撃耐性を有する