汐崎 充 | 立命館大学
スポンサーリンク
概要
関連著者
-
汐崎 充
立命館大学
-
藤野 毅
立命館大学
-
藤野 毅
立命館大学理工学部
-
汐崎 充
広島大学大学院先端物質科学研究科
-
藤野 毅
立命館大 理工
-
汐崎 充
立命館大学総合理工学研究機構
-
藤野 毅
立命館大学vlsiセンター
-
古橋 康太
立命館大学理工学研究科
-
村山 貴彦
立命館大学理工学部
-
村山 貴彦
立命館大学理工学部研究科
-
村山 貴彦
立命館大学
-
古橋 康太
立命館大学理工学部研究科
-
吉川 雅弥
Jst‐crest
-
藤田 智弘
立命館大学
-
上田 佳祐
立命館大学 理工学部
-
中澤 亮
立命館大学大学院 理工学研究科
-
久保田 貴也
立命館大学大学院総合理工学研究機構
-
堀 遼平
立命館大学 理工学部
-
堀 遼平
立命館大学院理工学研究科
-
堀 遼平
立命館大学大学院理工学研究科
-
堀 遼平
立命館大学大学院 理工学研究科
-
橋本 祐樹
立命館大学大学院理工学研究科
-
岩井 克彦
立命館大学大学院理工学研究科
-
浅川 俊介
立命館大学理工学部
-
浅井 稔也
名城大学理工学部情報工学科
-
吉川 雅弥
名城大学
-
久保田 貴也
立命館大学総合理工学研究機構
-
吉川 雅弥
名城大学理工学部
-
福島 照理
立命館大学理工学部
-
吉川 雅弥
名城大学 理工学部
-
浅井 稔也
名城大学
-
柴谷 恵
立命館大学理工学部
-
吉川 雅弥
名城大学理工学研究科情報工学専攻
-
汐崎 充
立命館大学大学院総合理工学研究機構
-
小島 憲司
立命館大学理工学部
-
藤田 智弘
立命館大学理工学部電子情報デザイン学科
-
小島 憲司
立命館大学大学院理工学研究科
-
中澤 亮
立命館大学大学院理工学研究科
-
上田 佳祐
立命館大学理工学部
-
浅井 稔也
名城大学 理工学部 情報工学科
-
藤田 智弘
立命館大学 理工学部
-
汐崎 充
立命館大学総合理工学部研究機構
-
久保 博嗣
立命館大学理工学部電子情報工学科
-
中澤 亮
立命館大学総合理工学部研究機構
-
谷口 雅人
立命館大学
-
久保 博嗣
立命館大学
-
吉川 雅弥
名城大学理工学研究科
著作論文
- 物理複製防止デバイスアービターPUFの設計および測定評価(システム設計と高位・論理設計,物理設計及び一般)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 悪意ある攻撃から精密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- Domino-RSL方式を用いたDPA耐性を持つDES暗号回路の設計試作と安全性評価(論理設計1,システムオンシリコンを支える設計技術)
- 遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価(論理設計1,システムオンシリコンを支える設計技術)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス(招待講演,学生・若手技術者育成のための研究会)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 多重化ユニットを用いた物理的複製不可能関数とその実装評価
- 統計補正処理を用いた経路選択リングオシレータPUFとその実装評価
- 上流設計工程でのサイドチャネル攻撃に対する耐タンパ検証手法とその評価
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討
- TDCを用いたRG-DTM PUFの検討
- TDCを用いたRG-DTM PUFの検討
- Dual-Rail RSLメモリ方式を用いた耐タンパDES暗号回路の設計(暗号と高位設計,システムオンシリコンを支える設計技術)
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- 物理的複製不可能関数(PUF)デバイスにおけるレスポンスの再現性向上のための軟判定Fuzzy Extractorの検討
- 8.3 耐タンパ共通鍵暗号回路(第8章:セキュリティ,ディペンダブルVLSIシステム)
- [招待講演]耐タンパ暗号回路のLSI設計手法
- Dual-Rail RSL メモリ方式を用いた耐タンパDES暗号回路の設計
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価
- Dual-Rail RSL メモリ方式をりようしたサイドチャネル攻撃耐性を有する
- Dual-Rail RSL メモリ方式をりようしたサイドチャネル攻撃耐性を有する