藤野 毅 | 立命館大 理工
スポンサーリンク
概要
関連著者
-
藤野 毅
立命館大 理工
-
藤野 毅
立命館大学理工学部
-
藤野 毅
立命館大学
-
藤野 毅
立命館大学vlsiセンター
-
吉川 雅弥
Jst‐crest
-
汐崎 充
広島大学大学院先端物質科学研究科
-
吉川 雅弥
名城大学理工学部
-
汐崎 充
立命館大学
-
吉川 雅弥
名城大学理工学研究科情報工学専攻
-
熊木 武志
立命館大学理工学研究科
-
熊木 武志
立命館大学 理工学部
-
吉川 雅弥
名城大学理工学研究科
-
熊木 武志
立命館大学大学院理工学研究科
-
堀 遼平
立命館大学院理工学研究科
-
汐崎 充
立命館大学総合理工学研究機構
-
堀 遼平
立命館大学大学院理工学研究科
-
堀 遼平
立命館大学大学院 理工学研究科
-
堀 遼平
立命館大学 理工学部
-
北森 達也
立命館大学院理工学研究科
-
北森 達也
立命館大学大学院理工学研究科
-
北森 達也
立命館大学大学院 理工学研究科
-
吉田 直之
立命館大学院理工学研究科
-
松本 直樹
立命館大学理工学研究科
-
吉田 直之
立命館大学大学院理工学研究科
-
松本 直樹
立命館大学大学院理工学研究科
-
北森 達也
立命館大学理工学部
-
上岡 泰輔
立命館大学理工学部
-
上岡 泰輔
立命館大学 理工学部
-
國生 雄一
立命館大学院理工学研究科
-
黒川 悠一朗
立命館大学院理工学研究科
-
古橋 康太
立命館大学理工学研究科
-
黒川 悠一朗
立命館大学大学院理工学研究科
-
古橋 康太
立命館大学理工学部研究科
-
西本 智広
立命館大学院理工学研究科
-
山田 翔太
立命館大学院理工学研究科
-
松本 直樹
立命館大学院理工学研究科
-
村山 貴彦
立命館大学理工学部
-
望月 陽平
立命館大学理工学部
-
望月 陽平
立命館大学理工学研究科
-
望月 陽平
立命館大学 理工学部
-
村山 貴彦
立命館大学理工学部研究科
-
望月 陽平
立命館大学大学院理工学研究科
-
村山 貴彦
立命館大学
-
浅井 稔也
名城大学理工学部情報工学科
-
村上 佑馬
立命館大学理工学部
-
板屋 修平
立命館大学理工学部
-
大澤 昌弘
立命館大学大学院理工学研究科
-
村上 佑馬
立命館大学理工学研究科
-
板屋 修平
立命館大学大学院理工学研究科
-
藤野 毅
埼玉大学大学院 理工学研究科
-
小倉 武
NTT生活環境研究所
-
石橋 宏太
立命館大学大学院理工学研究科
-
小倉 武
立命館大学大学院理工学研究科
-
小倉 武
立命館大学理工学部電子情報デザイン学科
-
川原崎 正英
立命館大学院理工学研究科
-
北村 一真
立命館大学院理工学研究科
-
石橋 宏太
立命館大学院理工学研究科
-
中西 愛
立命館大学院理工学研究科
-
北村 一真
立命館大学
-
福島 照理
立命館大学理工学部
-
吉川 雅弥
名城大学 理工学部
-
吉川 雅弥
名城大学
-
浅井 稔也
名城大学
-
藤田 智弘
立命館大学
-
島野 裕樹
立命館大学大学院理工学研究科
-
有本 和民
立命館大学理工学部
-
藤田 智弘
立命館大学理工学部電子情報デザイン学科
-
西本 智弘
立命館大学院理工学研究科
-
熊木 武志
広島大学ナノデバイス・バイオ融合科学研究所
-
吉川 弘起
立命館大学理工学研究科
-
岩井 克彦
立命館大学大学院理工学研究科
-
浅川 俊介
立命館大学理工学部
-
河野 和宏
埼玉大学大学院理工学研究科
-
桐原 啓真
埼玉大学大学院理工学研究科
-
中澤 亮
立命館大学大学院理工学研究科
-
上田 佳祐
立命館大学理工学部
-
砂崎 正希
埼玉大学工学部
-
浅井 稔也
名城大学 理工学部 情報工学科
-
柴谷 恵
立命館大学理工学部
-
大谷 拓
立命館大学理工学部
-
中尾 慧
立命館大学理工学部
-
上田 佳祐
立命館大学 理工学部
-
中澤 亮
立命館大学大学院 理工学研究科
-
大谷 拓
立命館大学大学院理工学研究科
-
藤野 毅
立命館大
著作論文
- マルチファンクションプログラマブルSOI-演算メモリMFPM(計算機システム)
- ビアプログラマブルデバイスVPEXのチップ評価とDES暗号回路実装の検討(暗号処理回路,システムオンシリコンを支える設計技術)
- ビアプログラマブルロジックデバイスVPEXにおける自動配置ツールの開発と性能評価(学生・若手研究会)
- ビアプログラマブルデバイスVPEXの配線遅延評価(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- 各種暗号処理に適した2入力LUTアレイ型プログラマブルロジックアーキテクチャの検討(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- 物理複製防止デバイスアービターPUFの設計および測定評価(システム設計と高位・論理設計,物理設計及び一般)
- A-1-3 超並列SIMD型プロセッサMX-1のためのガロア体演算によるAES用SubBytes変換の高速化(A-1.回路とシステム,一般セッション)
- A-1-2 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(2)(A-1.回路とシステム,一般セッション)
- A-1-1 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(1)(A-1.回路とシステム,一般セッション)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地-)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地)
- 3ZE-3 共通鍵ブロック暗号回路のFPGA上での小面積実装手法の検討(暗号実装・解析,一般セッション, セキュリティ,情報処理学会創立50周年記念)
- 超並列処理を用いた疑似乱数生成アルゴリズムMersenneTwisterの実装及び評価(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- 超並列処理を用いた疑似乱数生成アルゴリズムMersenneTwisterの実装及び評価(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- マックスプラス代数系に基づくモルフォロジカル・ウェーブレット変換を用いた電子透かしの実装及び評価(五感メディアの品質,コミュニケーションデザイン,画像符号化,食メディア,一般)
- マックスプラス代数系に基づくモルフォロジカル・ウェーブレット変換を用いた電子透かしの実装及び評価(五感メディアの品質,コミュニケーションデザイン,画像符号化,食メディア,一般)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- ビアプログラマブルデバイスVPEXにおける配線リソースと配線遅延の評価(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- ビアプログラマブルASICアーキテクチャVPEX3の面積と遅延評価(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 悪意ある攻撃から精密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価(論理設計1,システムオンシリコンを支える設計技術)
- 民生委員の活動は単身高齢者の熱中症未然防止に役立つか?
- 2010年夏期猛暑時における埼玉県内および神奈川県内、秋田県内の熱中症搬送者の特徴
- SIMD型組込みプロセッサによる擬似乱数生成アルゴリズムの並列処理実装とその評価(計算機システム,学生論文)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法
- 暗号処理用LSIに組み込まれたハードウェアトロイに関する研究(設計手法及び一般,デザインガイア2011-VLSI設計の新しい大地-)
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス(招待講演,学生・若手技術者育成のための研究会)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXのソフトエラー率の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 多重化ユニットを用いた物理的複製不可能関数とその実装評価
- 統計補正処理を用いた経路選択リングオシレータPUFとその実装評価
- 上流設計工程でのサイドチャネル攻撃に対する耐タンパ検証手法とその評価
- 組み込み機器における効果的な情報ハイディング手法の検討(画質・音質評価,知覚・認知メトリクス,人間視聴覚システム,一般)
- Dual-Rail RSLメモリ方式を用いた耐タンパDES暗号回路の設計(暗号と高位設計,システムオンシリコンを支える設計技術)
- ビアプログラマブルASICアーキテクチャVPEXの消費電力評価と面積・遅延性能評価(電力/電源解析,システムオンシリコンを支える設計技術)