SoC埋め込み型プログラマブルロジックePLXのネットワークセキュリティ処理への応用(スマートパーソナルシステム,一般)
スポンサーリンク
概要
- 論文の詳細を見る
ユビキタスネットワーク環境を実現するためには、低消費電力マイクロプロセッサを搭載した、多数の低コスト組み込み機器を通信ネットワークに接続する必要がある。これらの多数の機器をネットワークに接続するためには、十分なセキュリティ対策が必要となる。しかし、暗号化や文字列パターンマッチングなどのネットワークセキュリティ処理は、低コスト組み込み機器で使用されている処理能力の低いプロセッサにとって負荷が重く、データ転送および検査速度が大幅に低下する。一般的には、暗号化・パターンマッチング用の専用ハードウェアを搭載して処理速度を向上させる方法が行われているが、暗号方式の変更・パターンマッチング文字列の変更をするたびにハードウェアを再設計する必要がある。我々は低消費電力マイクロプロセッサ用の可変論理ハードウェアとして、SoC埋め込み型のプログラマブルロジックePLXを開発している。本論文ではePLXのアーキテクチャについて簡単に述べた後、ネットワーク処理への応用例として共通暗号鍵であるDES暗号回路の実装と評価、そして侵入検知システムへの応用に向けた文字列パターンマッチングの実現手法について述べる。
- 社団法人電子情報通信学会の論文
- 2007-06-08
著者
-
藤野 毅
立命館大学理工学部
-
松本 光崇
立命館大学大学院理工学研究科
-
木村 峻
立命館大学大学院理工学研究科
-
中野 裕文
株式会社ルネサステクノロジ
-
岩男 剛宜
株式会社ルネサステクノロジ
-
奥野 義弘
株式会社ルネサステクノロジ
-
有本 和民
株式会社ルネサステクノロジ
-
有本 和民
立命館大学理工学部
-
石橋 宏太
立命館大学大学院理工学研究科
-
石橋 宏太
立命館大学院理工学研究科
-
大山 昇吾
立命館大学大学院理工学研究科
-
泉 知諭
立命館大学大学院理工学研究科
-
藤野 毅
立命館大学vlsiセンター
-
中野 博文
ルネサスエレクトロニクス
-
藤野 毅
立命館大学
関連論文
- マルチファンクションプログラマブルSOI-演算メモリMFPM(計算機システム)
- 山地渓流河川における生態系の評価手法に関する研究
- FPGA実装された暗号回路に対するビット値に着目した電力差分解析(DPA)実験(暗号処理回路,システムオンシリコンを支える設計技術)
- C-12-32 超並列SIMD型演算プロセッサMX-1への暗号化処理の実装(C-12.集積回路,一般セッション)
- SoC組み込み用超並列プロセッサ(MX)のリアルタイム画像処理への応用(スマートパーソナルシステム,一般)
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- USBトークンによるPKI技術とCookieを用いたプロキシ型シングルサインオンシステム(暗号・認証)
- ビアプログラマブルロジックVPEXを用いた固定秘密鍵埋め込み型RSA暗号回路の設計(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 超高精細映像のJPEG2000エンコーダVLSIアーキテクチャの検討(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- マルチファンクションプログラマブルSOI-演算メモリMFPM
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- プログラマブルロジックePLXの自動マッピングツールの開発とローカルアーキテクチャ検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- SoC埋め込み型プログラマブルロジックePLX向け自動配線ツールの検討(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- C-12-9 リコンフィギャラブルシステムに適したAES暗号回路の設計(C-12.集積回路B(ディジタル),一般講演)
- C-003 遺伝的アルゴリズムによるアナログIC自動レイアウトシステム(C.アーキテクチャ・ハードウェア)
- ビアプログラマブルデバイスVPEXのチップ評価とDES暗号回路実装の検討(暗号処理回路,システムオンシリコンを支える設計技術)
- ビアプログラマブルロジックデバイスVPEXにおける自動配置ツールの開発と性能評価(学生・若手研究会)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- クロストークノイズの低減を指向した配置手法(設計・検証, FRGAとその応用及び一般)
- ビアプログラマブルデバイスVPEXの配線遅延評価(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- 各種暗号処理に適した2入力LUTアレイ型プログラマブルロジックアーキテクチャの検討(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討(プログラマブルデバイスと設計技術,システムオンシリコンを支える設計技術)
- ビアプログラマブルデバイスVPEXのロジックエレメント改良による面積削減と高性能化(学生・若手研究会)
- SoC埋め込み型プログラマブルロジックePLXのネットワークセキュリティ処理への応用(スマートパーソナルシステム,一般)
- D-18-3 EBプログラマブルロジック素子用ロジックエレメントの設計(D-18. リコンフィギャラブルシステム, 情報・システム1)
- 物理複製防止デバイスアービターPUFの設計および測定評価(システム設計と高位・論理設計,物理設計及び一般)
- A-1-3 超並列SIMD型プロセッサMX-1のためのガロア体演算によるAES用SubBytes変換の高速化(A-1.回路とシステム,一般セッション)
- A-1-2 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(2)(A-1.回路とシステム,一般セッション)
- A-1-1 超並列SIMD型演算プロセッサMX-1へのMersenne Twisterの実装(1)(A-1.回路とシステム,一般セッション)
- USBトークンによるPKI相互認証を用いたセキュアネットワーク上でのシングルサインオンシステムの提案と実装(通信のための信号処理,符号理論,一般)
- USBトークンによるPKI相互認証を用いたセキュアネットワーク上でのシングルサインオンシステムの提案と実装(通信のための信号処理,符号理論,一般)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地-)
- ビアプログラマブルストラクチャードASIC・VPEXの新アーキテクチャ提案と性能評価(ドライバ回路と新アーキテクチャ,デザインガイア2010-VLSI設計の新しい大地)
- 3ZE-3 共通鍵ブロック暗号回路のFPGA上での小面積実装手法の検討(暗号実装・解析,一般セッション, セキュリティ,情報処理学会創立50周年記念)
- Domino-RSL方式を用いたDES暗号回路設計と電力差分解析(DPA)攻撃に対する耐性の検証(暗号処理回路,システムオンシリコンを支える設計技術)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究 (ディペンダブルコンピューティング)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究 (コンピュータシステム)
- 森林小河川における落葉堆積形態の分類と機構特性
- 招待講演 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法 (ディペンダブルコンピューティング)
- 招待講演 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法 (コンピュータシステム)
- D-18-1 MPU搭載FPGAボードを用いた情報家電向け暗号通信システムの設計と実装(D-18. リコンフィギャラブルシステム,一般セッション)
- EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- EB直描を使ったマスクレスビアプログラマブルデバイスVPEXの提案と回路性能評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 暗号回路の電力差分解析攻撃に対して耐性があるドミノ型RSL回路の提案(消費電力1,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ビアプログラマブルロジックVPEXを用いた固定秘密鍵埋め込み型RSA暗号回路の設計(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 小型組み込み機器によるセキュアなIPv6リモート制御システムの構築と検証(通信のための信号処理,符号理論,一般)
- 小型組み込み機器によるセキュアなIPv6リモート制御システムの構築と検証(通信のための信号処理,符号理論,一般)
- ビアプログラマブルデバイスVPEXのロジックアレイブロックと配線アーキテクチャの検討
- ビアプログラマブルデバイスに最適な基本論理ゲートアーキテクチャの検討
- 超並列処理を用いた疑似乱数生成アルゴリズムMersenneTwisterの実装及び評価(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- 超並列処理を用いた疑似乱数生成アルゴリズムMersenneTwisterの実装及び評価(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- マックスプラス代数系に基づくモルフォロジカル・ウェーブレット変換を用いた電子透かしの実装及び評価(五感メディアの品質,コミュニケーションデザイン,画像符号化,食メディア,一般)
- マックスプラス代数系に基づくモルフォロジカル・ウェーブレット変換を用いた電子透かしの実装及び評価(五感メディアの品質,コミュニケーションデザイン,画像符号化,食メディア,一般)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- 超小型組込みボードを用いた暗号処理の並列化に関する研究(並列処理技術,組込み技術とネットワークに関するワークショップETNET2011)
- ビアプログラマブルデバイスVPEXにおける配線リソースと配線遅延の評価(アーキテクチャ設計2,システムオンシリコンを支える設計技術)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 悪意ある攻撃から精密情報を守る耐タンパLSI設計手法(ディペンダブルコンピューティングシステム及び一般)
- 遅延時間差検出型アービターPUFによるセレクタ遅延時間測定評価(論理設計1,システムオンシリコンを支える設計技術)
- 民生委員の活動は単身高齢者の熱中症未然防止に役立つか?
- 2010年夏期猛暑時における埼玉県内および神奈川県内、秋田県内の熱中症搬送者の特徴
- SIMD型組込みプロセッサによる擬似乱数生成アルゴリズムの並列処理実装とその評価(計算機システム,学生論文)
- 暗号処理用LSIに組み込まれたハードウェアトロイに関する研究 (コンピュータシステム)
- 悪意ある攻撃から機密情報を守る耐タンパLSI設計手法
- 暗号処理用LSIに組み込まれたハードウェアトロイに関する研究(設計手法及び一般,デザインガイア2011-VLSI設計の新しい大地-)
- 耐タンパLSI設計技術 : 模倣品防止のための物理複製不可能なデバイス(招待講演,学生・若手技術者育成のための研究会)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- TDCを用いたRG-DTM PUFの検討(セキュリティ,デザインガイア2011-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXのソフトエラー率の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- ビアプログラマブルアナログ(VPA)の提案と基本素子構造の検討(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 多重化ユニットを用いた物理的複製不可能関数とその実装評価
- 統計補正処理を用いた経路選択リングオシレータPUFとその実装評価
- 上流設計工程でのサイドチャネル攻撃に対する耐タンパ検証手法とその評価
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価
- センサノード低消費電力化のためのノーマリーオフ動作検証環境の構築と評価
- 組み込み機器における効果的な情報ハイディング手法の検討(画質・音質評価,知覚・認知メトリクス,人間視聴覚システム,一般)
- 超高速並列演算コアを用いたモルフォロジカルパターンスペクトラムの実装と評価
- 超高速並列演算コアを用いたモルフォロジカルパターンスペクトラムの実装と評価
- Dual-Rail RSLメモリ方式を用いた耐タンパDES暗号回路の設計(暗号と高位設計,システムオンシリコンを支える設計技術)
- ビアプログラマブルASICアーキテクチャVPEXの消費電力評価と面積・遅延性能評価(電力/電源解析,システムオンシリコンを支える設計技術)
- A-7-1 超小型組込みボードを用いた階層型フィルタリング手法の実装と評価(A-7.情報セキュリティ,一般セッション)
- ストリーム暗号CryptMTのデータ並列処理による高速化手法及びSIMD型組込みプロセッサによる実装と評価(計算機システム,学生論文)
- A-7-4 モルフォロジカルパターンスペクトラムを用いた検出技術によるプライバシー保護手法の検討(A-7.情報セキュリティ,一般セッション)
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルアナログ回路VPAのチップ設計と特性評価(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- トリプルDES回路に組み込まれたハードウェアトロイの試作とその検知手法の検討(応用システム,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXの配置配線ツールを用いた性能評価(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
- ビアプログラマブルロジックVPEXの配置配線ツールを用いた性能評価(配置配線,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- Dual-Rail RSLメモリ方式を利用したサイドチャネル攻撃耐性を有するAES暗号回路(LSI・集積回路および実装技術,デザインガイア2012-VLSI設計の新しい大地-)
- [招待講演]耐タンパ暗号回路のLSI設計手法