ディジタルコンシューマ時代に向けたメモリ技術
スポンサーリンク
概要
- 論文の詳細を見る
- 2005-04-07
著者
-
山内 寛行
福岡工業大学 情報工学部
-
山内 寛行
松下電器産業(株)半導体社開発本部
-
赤沢 隆
ルネサステクノロジ
-
佐藤 克之
エルピーダメモリ
-
沼田 健二
東芝セミコンダクター社
-
片山 泰尚
日本アイ・ビー・エム
-
片山 泰尚
日本アイ・ビー・エム株式会社東京基礎研究所
関連論文
- 常温接続によるシリコン貫通電極チップ三次元化技術(SiP (System in Package)技術,先端電子デバイスパッケージと高密度実装プロセス技術の最新動向論文)
- 常温接続によるシリコン貫通電極チップ三次元化技術(不揮発メモリと関連技術及び一般)
- C-12-28 SRAM同相・差動ソース電位制御の書き込みマージンの比較検討(C-12. 集積回路ACD(メモリ・電源・ばらつき),一般セッション)
- リード/ライト同時ディスターブ・アクセスに対して安定なSRAMセル設計手法(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 高速インターフェイス用低消費電力同相電位発生回路の提案
- 低電圧動作高速シリアルインタフェース用ドライバ回路
- 0.5V単一電源動作を実現するための回路技術
- 0.5V単一電源動作を実現するための回路技術
- 0.5V単一電源動作を実現するための回路技術
- ED積を用いたGate-Over-diving CMOS Architectureの評価
- 間欠的電源接続方式による1V動作のMTCMOSデータ保持回路
- 0.8V/100MHz動作を実現するための低消費電力SRAMセルアーキテクチャーの提案
- ローカルデータバスに適した電荷再利用型バスアーキテクチャーの提案
- 超低消費電力で大容量転送レートを実現するULSIのための電荷再利用型バスアーキテクチャーの提案
- 3D-SiP向けシリコン貫通電極技術
- リード/ライト同時ディスターブ・アクセスに対して安定なSRAMセル設計手法(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Renesas SiPのシステム実装技術課題とその解決法(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
- Renesas SiPのシステム実装技術課題とその解決法(LSIシステムの実装・モジュール化・インタフェース技術, テスト技術)
- ディジタルコンシューマ時代に向けたメモリ技術(新メモリ技術, メモリ応用技術, 一般, ISSCC特集3 不揮発性メモリ)
- ディジタルコンシューマ時代に向けたメモリ技術
- メモリジェネレータ対応用DRAMマクロ : メモリジェネレータを用いて2112通りの構成を生成可能な0.35um混載DRAM
- メモリジェネレータ対応用DRAMマクロ
- 混載DRAMの共通テストインターフェス
- 混載DRAMの共通テストインターフェス
- 同期型高速DRAMの新しい書き込み方式
- 1.6Gバイト/秒8MビットEmbedded DRAM
- データ線シフトリダンダンシ方式を用いたLogic混載DRAMマクロ
- 高速・低電圧16M CMOS DRAM
- ハイブリッドポートアーキテクチャを備えた民生ネットワーク向け800Mb/s対応物理層LSIの開発
- 高速クロックリカバリ用ビット変換回路の開発
- 超低保持電流DRAMを実現するための回路技術
- 超ロングリフレッシュDRAMを実現するための負電圧ワード線ドライバーの提案
- 16MbitDRAMにおけるメモリセルリーク電流の評価
- 超低保持電流DRAM回路技術 (特集/メモリデバイス) -- (半導体メモリ)
- M-018 超高速無線通信ベースバンドシステム用クロック生成器(M分野:ユビキタス・モバイルコンピューティング,一般論文)
- RM-007 超高速無線通信用ベースバンドシステム開発プラットフォーム(ユビキタス・モバイルコンピューティング,査読付き論文)
- ハードウェアで高速並列処理を実現したリードソロモン復号アルゴリズム(下)アルゴリズムの詳細と回路化のためのポイント
- ハードウェアで高速処理を実現したリードソロモン復号アルゴリズム(上)高速化のための工夫と応用例
- 組み合わせ回路で実現したReed-Solomon符号・復号器の論理簡単化
- 組み合わせ回路による高速Reed-Solomon符号化復合化方式
- ハードウェア設計から眺めた情報理論 : 高速リードソロモン復号アルゴリズムを例にして
- 特集「情報処理機器における実装技術」の編集にあたって
- 情報処理最前線 : 最先端ダイナミックメモリ
- デジタル家電向け混載メモリの現状と将来展望 : SoCの構造改革に向けたチャレンジ(新メモリ技術, メモリ応用技術, 一般, ISSCC特集2 DRAM)
- ルートi演算の保持による基数8固定小数点FFT論理回路の丸め誤差低減手法 (システム実現技術)
- M-005 ミリ波を用いた高速ファイルダウンロードシステム(携帯端末アプリケーション,M分野:ビキタス・モバイルコンピューティング)
- ミリ波用コヒーレント検出FPGAプラットフォーム(WLAN,WPAN関連技術,一般)
- 無線送信ベースバンドにおけるベースライン変動補償手法(Network,MAC,Adhoc関連技術,一般)