B-5-60 ソフトウェア無線向け準固定ハードウェアの検討
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2003-09-10
著者
-
齋藤 美寿
株式会社富士通研究所
-
広瀬 佳生
富士通株式会社
-
西島 誠一
富士通株式会社
-
依田 勝洋
富士通株式会社
-
近藤 真哉
富士通株式会社
-
石原 輝雄
富士通株式会社
-
齋藤 美寿
富士通株式会社
-
西島 誠一
株式会社富士通研究所
-
石原 輝雄
(株)富士通研究所 システムlsi開発研究所
関連論文
- チップ間高速信号伝送用イコライズ技術
- 高速DRAM用500MHz動作ノンプリチャージド・データバス方式の開発
- ±60ps位相合わせ精度の高速DRAM用多位相出力デジタル制御DLL
- Partial Response Detectionによるメモリ-プロセッサ間の低消費電力高速信号伝送方式
- 低電圧動作におけるDRAMセンスアンプ駆動方式
- B-17-14 ソフトウェア無線向け準固定ハードウェアの構成(B-17.ソフトウェア無線)
- B-5-60 ソフトウェア無線向け準固定ハードウェアの検討
- リコンフィギュラブルな演算ユニットを搭載した組込み向けプロセッサの設計(システムLSIのための先進アーキテクチャ論文)
- 1a-M-2 バリスティック系電気伝導における形状効果の数値解析
- 27a-P-8 ポイントコンタクトにおけるコンダクタンスへの反射障壁の影響
- チップ間高速信号伝送用イコライズ技術
- 一時記憶バッファ構成によるDRAMロウサイクル時間の高速化
- 一時記憶バッファ構成によるDRAMロウサイクル時間の高速化
- 一時記憶バッファ構成によるDRAMロウサイクル時間の高速化
- 高速DRAM用500MHz動作ノンプリチャージド・データバス方式の開発
- ±60ps位相合わせ精度の高速DRAM用多位相出力デジタル制御DLL
- DRAM用Multi-Phase DLL
- マルチギガビットクラスDRAMセンスアンプにおける実効的Vthのコントロール方式
- 動的再構成回路に基づくソフトウェア無線向け信号処理プラットフォームLSIの開発
- 動的再構成回路に基づくソフトウェア無線向け信号処理プラットフォームLSIの開発(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- クラスタアーキテクチャ : 無線通信向けリコンフィギュラブル信号処理エンジン(リコンフィギャラブル応用II)
- ハーフレート方式(PSI-CELP)の効率的なDSP実現手法
- 0.5μm CMOSスタンダードセルを用いたVSELP CODEC DSPの開発
- 1V 50MHz 10.5mW低消費電力DSPコア
- 1V 50MHz 10.5mW低消費電力DSPコア
- 25p-ZB-3 量子ポイントコンタクトから出射された電子波の角度分布とグリーン関数による解析
- 量子ポイントコンタクトから出射された電子波の角度分布
- 低消費電力16ビット固定小数点DSP
- 低消費電力16ビット固定小数点DSP
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力16ビット固定小数点DSP
- B-17-6 ソフトウェア無線プラットフォーム評価ボードの開発(B-17. ソフトウェア無線, 通信1)
- 複素ガウス過程を考慮したフェージング環境における伝送路推定について(通信理論,信号理論基礎)
- B-5-210 802.11b 無線 LAN における CCK 復調方式の検討
- 1V 50MH_z 10.5mW 低消費電力 DSP コア
- 特集9 : 研究解説 : 量子ポイントコンタクト構造における電子波伝導
- 量子ポイントコンタクトから出射された電子波の角度分布 (量子化機能材料)