B-17-14 ソフトウェア無線向け準固定ハードウェアの構成(B-17.ソフトウェア無線)
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2004-03-08
著者
-
広瀬 佳生
富士通株式会社
-
西島 誠一
富士通株式会社
-
依田 勝洋
富士通株式会社
-
近藤 真哉
富士通株式会社
-
石原 輝雄
富士通株式会社
-
西島 誠一
株式会社富士通研究所
-
石原 輝雄
(株)富士通研究所 システムlsi開発研究所
関連論文
- B-17-14 ソフトウェア無線向け準固定ハードウェアの構成(B-17.ソフトウェア無線)
- B-5-60 ソフトウェア無線向け準固定ハードウェアの検討
- リコンフィギュラブルな演算ユニットを搭載した組込み向けプロセッサの設計(システムLSIのための先進アーキテクチャ論文)
- 動的再構成回路に基づくソフトウェア無線向け信号処理プラットフォームLSIの開発
- 動的再構成回路に基づくソフトウェア無線向け信号処理プラットフォームLSIの開発(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- ハーフレート方式(PSI-CELP)の効率的なDSP実現手法
- 0.5μm CMOSスタンダードセルを用いたVSELP CODEC DSPの開発
- 1V 50MHz 10.5mW低消費電力DSPコア
- 1V 50MHz 10.5mW低消費電力DSPコア
- 低消費電力16ビット固定小数点DSP
- 低消費電力16ビット固定小数点DSP
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力16ビット固定小数点DSP
- B-17-6 ソフトウェア無線プラットフォーム評価ボードの開発(B-17. ソフトウェア無線, 通信1)
- 1V 50MH_z 10.5mW 低消費電力 DSP コア