低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
スポンサーリンク
概要
- 論文の詳細を見る
PDC用の携帯端末では、音声圧縮を行うためのDSP部に高速演算性能が必要であり、また装置全体では低消費電力化、小型化が求められている。そこで、いままで別々のチップで構成していた「DSP」と「CPU」を1つのチップ上に集積したシステムLSIを開発した。本DSPは音声圧縮処理を効率良く実行するのに適したアーキテクチァ構成になっている。また、低消費電力化のためにさまざまな回路的な工夫を施し、さらに、0.25μmの最新テクノロジを使用することにより、1.8Vで50MHzの高速動作とPSI-CELP実行時に23mWという低消費電力動作を実現することができた。
- 社団法人電子情報通信学会の論文
- 1998-06-18
著者
-
国安 良男
富士通株式会社
-
近藤 真哉
富士通株式会社
-
近藤 真哉
株式会社富士通研究所
-
鈴木 英好
富士通株式会社
-
能勢 政典
富士通lsiテクノロジ株式会社
-
四方 孝
富士通株式会社
-
内藤 睦博
富士通株式会社
関連論文
- グリッチキャンセラーによる積和器の低消費電力化
- B-17-14 ソフトウェア無線向け準固定ハードウェアの構成(B-17.ソフトウェア無線)
- B-5-60 ソフトウェア無線向け準固定ハードウェアの検討
- モバイル端末向け省電力・高性能DSP"LIOT"アーキテクチャ
- Gigabitネットワーク向け低消費電力セキュリティLSIの開発(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- Gigabit ネットワーク向け低消費電力セキュリティ LSI の開発(セキュリティ・暗号1, 組込技術とネットワークに関するワークショップ)
- 低消費電力16ビット固定小数点DSP
- 低消費電力16ビット固定小数点DSP
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力DSP/CPU搭載システムLSIの開発 : PDCの音声コーデック用に開発した低消費電力DSPと制御用のCPUを1チップ上に集積したシステムLSIの開発
- 低消費電力16ビット固定小数点DSP