リアルタイムMPEG2符号化LSIの構成
スポンサーリンク
概要
- 論文の詳細を見る
MPEG2[1]動画像符号は、動き補償,離散コサイン変換(DCT),量子化(Q),逆量子化(IQ),逆DCT(IDCT)など膨大な数値演算量と、複雑な符号化制御(レートコントロール)を必要とする。小型・低価格の実時間符号化装置を実現するため、動き補償を除く符号化及び局部復号をワンチップで処理できるMPEG2画像符号化LSI(ENC-C)を開発した。
- 社団法人電子情報通信学会の論文
- 1996-03-11
著者
-
池田 充朗
NTTエレクトロニクス株式会社
-
池田 充郎
日本電信電話株式会社NTTサイバースペース研究所
-
松田 宏朗
日本電信電話株式会社NTTサイバースペース研究所
-
草場 律
NTT LSI研究所
-
笠井 良太
NTT LSI研究所
-
池永 剛
Ntt生活環境研究所
-
池永 剛
Ntt Lsi研究所
-
草場 律
システムエレクトロニクス研究所 : (現)マルチメディアシステム開発推進センタ
-
松田 宏朗
NTT LSI研究所
-
池田 充郎
NTT LSI研究所
-
安部 哲哉
NTT LSI研究所
-
笠井 良太
Nttシステムエレクトロニクス研究所
-
池田 充郎
NTTシステムエレクトロニクス研究所
-
池田 充郎
日本電信電話株式会社nttサイバースペース研究所:(現)nttエレクトロニクス株式会社
関連論文
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- HDTV対応MPEG-2エンコーダLSIの制御構成
- 放送業界用H.264/AVCエンコーダLSIにおける動き検出・動き補償部の構成法 (システム開発論文特集)
- 放送品質映像伝送のための高精度遅延揺らぎ吸収方式(通信・マルチメディア, システム開発論文)
- 放送業界用H.264/AVCエンコーダLSIにおける動き検出・動き補償部の構成法(映像プロセッサ,システム開発論文)
- D-11-11 地上デジタルIP再送信用トランスコーダ装置 : 高画質化を実現する機能について(D-11.画像工学,一般セッション)
- D-11-10 地上デジタルIP再送信用トランスコーダ装置 : MPEG-2/H.264トランスコーダ装置の構成(D-11.画像工学,一般セッション)
- D-11-114 放送プロ向けHDTV H.264/AVCエンコーダLSI(SARA/D)(D-11. 画像工学,一般セッション)
- D-11-113 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : ファームウェア構成と高画質化(D-11. 画像工学,一般セッション)
- D-11-112 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 探索部の構成(D-11. 画像工学,一般セッション)
- D-11-111 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : HDTVエンコーダ装置の構成(D-11. 画像工学,一般セッション)
- D-11-110 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 設計思想と基本アーキテクチャ(D-11. 画像工学,一般セッション)
- イーサネット用MPEG-over-IP多重伝送PCボード--PowerMUX (特集論文1 シングルチップMPEG-2ビデオエンコーダと応用システム)
- CardBusを用いたノートPC向け小型MPEG-2リアルタイムエンコーダ
- CardBusを用いたMPEG2エンコーダのシステム構成
- HDTVへの拡張が可能なMPEG2映像符号化LSI
- 1チップMPEG-2 HDTV CODEC LSI(VASA)とその応用システム
- 1チップMPEG-2 HDTV CODEC LSI (VASA)とその応用システム(ディジタル・情報家電,放送用,ゲーム機器用システムLSI及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 複数SDTVエンコーダLSIによるMPEG-2 HDTV エンコーダシステム
- DS-3-1 HDTV MPEG-2 over IP高多重伝送装置の開発(DS-3.通信ネットワーク利用放送技術,シンポジウム)
- D-11-76 外部同期クロックを用いたHDTV MPEG-2 over IP伝送装置(D-11. 画像工学C(画像通信・応用システム), 情報・システム2)
- HDTV MPEG-2高多重伝送技術 (特集 通信ネットワーク利用放送技術)
- L-032 低遅延映像通信に向けたFEC中継方式に関する一検討(L.インターネット)
- リアルタイムMPEG2 SP@MLエンコーダチップセットの開発
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高性能セミスタティックTSPC DFFの検討
- 高性能DFFの検討
- 高性能DFFの検討
- 高性能DFFの検討
- リアルタイムMPEG2符号化LSIの構成
- スタンダードセル用高性能DFF
- ディジタル信号処理用高速・高集積配列形乗累算器
- 画像処理LSI用性能指向マクロセル設計法
- 設計工程間における一致検証の一手法
- A-36 設計工程間における一致検証の一手法(A-2. 非線形問題,一般講演)
- MPEG2-LSI性能重視設計技術 (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- バランスド・メッシュ法によるクロックスキュー低減化法
- リアルタイムMPEG2エンコーダLSI用オンチップRISC
- MPEG2画像符号化LSI用低スキュークロック実現手法
- 回路分割に基づくクロックスキュー低減化手法の検討
- 1-Mbit セルラオートマトン処理用連想メモリLSI : CAM^2
- 1-Mbit セルラオートマトン処理用連想メモリLSI : CAM^2
- 1-Mbit セルラオートマトン処理用連想メモリLSI : CAM^2
- 超並列型2次元セルラーオートマトンCAM^2を用いた実時間パターンスペクトラム処理
- トリー型ネットワークを用いた連想メモリへの高速データ転送法
- 超並列型2次元セルラーオートマトンCAM^2を用いた実時間Morphology処理
- 超並列型2次元セルラーオートマトンCAM^2を用いたGray Scale Morphology
- 超並列型2次元セルラーオートマトンCAM^2を用いたDiscrete-Time CNN
- 超並列型2次元セルラーオートマトン : CAM^2
- 超並列型2次元セルラーオートマトンCAM^2を用いたMorphology
- 超並列型2次元セルラーオートマトン : CAM^2
- 規則的パターンと乱数パターンを組み合わせたBIST構成法
- 大規模LSI用分散型BIST構成法とその設計支援環境
- 大規模LSI用分散型BIST構成法とその設計支援環境
- 大規模LSI用分散型BISTの設計環境
- 乱数伝搬度に着目したBIST評価手法
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- HDTV対応MPEG-2エンコーダLSIの制御構成
- C-12-40 MPEG-2 ビデオエンコーダLSI : マルチチップ対応インタフェース
- C-12-39 MPEG-2ビデオエンコーダLSI : 階層協調アーキテクチャ
- MPEG-2 ビデオエンコーダにおけるPES化処理構成の検討
- HDTV 動画像符号化システム構成法
- 超並列画像処理用336-kbit CAM LSI
- 画像処理用超並列型ASIC
- 1.画像用LSI技術の現状と展望(画像信号処理LSI)
- MPEG-2 HDTVエンコーダにおけるマルチチップ符号化制御機構
- ポータブルHDTV用MPEG-2エンコーダの開発
- D-11-84 HDTVビデオエンコーダボードの開発
- 大規模LSIの演算ユニット向きBuilt-In Self-Test構成法
- MPEG2対応動き補償LSI
- ルックアップテーブル分割による小型・低消費電力VLDの構成法
- 1次元シストリックアレー型全探索動きベクトル検出器の提案
- データパスマクロ用フロアプラナLplan
- コンカレント・コラボレーション手法によるMPEG2映像圧縮LSI設計・製造の短TAT化 (コンカレント・コラボレーション技術論文小特集)
- HDTV対応MPEG-2エンコーダLSIの制御構成
- HDTV対応MPEG-2エンコーダ構成技術 (特集論文1 シングルチップMPEG-2ビデオエンコーダと応用システム)
- MPEG2 LSIのハ-ドウェア/ソフトウェア協調設計 (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- An H.264/AVC High422 profile and MPEG-2 422 profile encoder LSI for HDTV broadcasting infrastructures (計算機アーキテクチャ 組込みシステム)
- MPEG2エンコーダLSIのソフトウェア/ハードウェア協調設計
- J-004 双方向映像通信向け低遅延MPEG-2小型CODECシステム(J.グラフィクス・画像)
- ハードウェアリソース最小化をめざしたスケジューリング法の検討
- [依頼講演]放送基盤向けH.264/AVC映像符号化LSIとその応用
- D-11-49 画面分割によるHDTV画像符号化の符号量配分法に関する一検討
- 300MOPS画像符号化用DSPとソフトウェア構成 (ISDN用カラ-画像コ-デック構成技術)
- 動画圧縮,超微細加工がキ-ワ-ド VSP(画像処理プロセッサ)も並列処理時代へ!--音声の1000倍の情報処理をどう実現するか? (チャンピオンデ-タはここまで来た!!「最新半導体デバイス」の群像)
- 通信分野での応用 (ASICの現状と将来) -- (ASICの用途)
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- D-11-85 HEVCイントラ予測処理におけるCU分割手法に関する一検討(D-11.画像工学,一般セッション)
- D-11-59 チャンネル間符号量制御機能付きビデオエンコーダ装置(D-11.画像工学,一般セッション)
- HEVCイントラ予測処理における計算量削減方法に関する一検討 (画像符号化・映像メディア処理レター特集)
- HEVCイントラ予測処理における計算量削減方法に関する一検討(研究速報,画像符号化,画像符号化・映像メディア処理レター)
- H.264/AVCマルチチャンネルビデオエンコーダ装置におけるチャンネル間符号量制御機能
- H.264/AVCマルチコアビデオエンコーダ装置における2パス符号量制御(感性とメディア及び一般)
- 3-2 H.264/AVC 4チャンネルビデオエンコーダ装置におけるチャンネル間符号量制御機能(第3部門画像符号化)