設計工程間における一致検証の一手法
スポンサーリンク
概要
- 論文の詳細を見る
VLSIの大規模化に伴って,その設計検証も長大化してきている.しかも,現状の設計では仕様設計,論理設計,回路設計の各工程毎に独自に検証を行っているので,(1)各工程間の一致が取りにくい,(2)入力波形の作成の作業量が多い,という問題があった.本稿では,設計検証の効率化を図るため,シミュレーション波形を自動生成する方法と各工程で統一化して比較する方法について検討した.
- 電子情報通信学会の論文
- 1994-09-26
著者
-
近藤 利夫
NTT LSI研究所
-
南 俊宏
NTT LSI研究所
-
草場 律
NTT LSI研究所
-
草場 律
システムエレクトロニクス研究所 : (現)マルチメディアシステム開発推進センタ
-
松田 宏朗
NTT LSI研究所
-
南 俊宏
日本電信電話株式会社nttサイバースペース研究所
関連論文
- HDTVへの拡張が可能なMPEG2映像符号化LSI
- 1チップMPEG-2 HDTV CODEC LSI(VASA)とその応用システム
- 1チップMPEG-2 HDTV CODEC LSI (VASA)とその応用システム(ディジタル・情報家電,放送用,ゲーム機器用システムLSI及び一般)
- シングルチップMPEG-2ビデオエンコーダと応用システム (特集論文1 シングルチップMPEG-2ビデオエンコーダと応用システム)
- リアルタイムMPEG2 SP@MLエンコーダチップセットの開発
- 高性能セミスタティックTSPC DFFの検討
- 高性能DFFの検討
- 高性能DFFの検討
- 高性能DFFの検討
- リアルタイムMPEG2符号化LSIの構成
- スタンダードセル用高性能DFF
- ディジタル信号処理用高速・高集積配列形乗累算器
- 画像処理LSI用性能指向マクロセル設計法
- 設計工程間における一致検証の一手法
- A-36 設計工程間における一致検証の一手法(A-2. 非線形問題,一般講演)
- リアルタイムMPEG2エンコーダLSI用オンチップRISC
- MPEG2画像符号化LSI用低スキュークロック実現手法
- 回路分割に基づくクロックスキュー低減化手法の検討
- C-12-42 MPEG-2 ビデオエンコーダ LSI : 適応探索に適したメモリアーキテクチャ
- C-12-41 MPEG-2 ビデオエンコーダLSI : シーン適応制御可能なME/MCアーキテクチャ
- C-12-39 MPEG-2ビデオエンコーダLSI : 階層協調アーキテクチャ
- 動き補償における探索領域の移動制御に関する一考察
- MPEG-2 ビデオエンコーダにおけるPES化処理構成の検討
- 単フィールド動きベクトル探索法
- テレスコピック探索に適した動きベクトル検出器構成法の提案(画像・映像処理)
- 半画素精度探索のためのSIMD型動き検出器
- 画素間引き型動きベクトル検出法の一提案
- MPEG2映像圧縮チップセット (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き補償LSI
- ルックアップテーブル分割による小型・低消費電力VLDの構成法
- 1次元シストリックアレー型全探索動きベクトル検出器の提案
- データパスマクロ用フロアプラナLplan