HDTVへの拡張が可能なMPEG2映像符号化LSI
スポンサーリンク
概要
- 論文の詳細を見る
複数個の連結によりMP@HLにも対応可能な1チップ構成のMPEG2 MP@ML映像符号化LSIを開発した。本LSIは、動き探索範囲の適応的制御を位置と広さの両方行うことにより、わずか2.6GOPSの1次探索演算量で、最大、水平±211.5画素、垂直±113.5画素もの動き探索範囲を実現している。この広い探索範囲に加え、2次探索・動き補償用のSIMDプロセッサ、プログラム制御型の外付けSDRAMインタフェース、隣接LSI間転送用インタフェース等の搭載により、連結構成での高品質MP@HL符号化が可能である。製造技術に0.25μmアルミ4層のCMOSプロセスを用いた。消費電力は、電源電圧が内部2.5V、周辺3.3V、動作周波数が81Mhzの条件で、2Wである。
- 社団法人電子情報通信学会の論文
- 1998-08-20
著者
-
池田 充朗
NTTエレクトロニクス株式会社
-
村主 一仁
NTT東日本株式会社
-
近藤 利夫
三重大学
-
渡辺 裕
Nttサイバースペース研究所
-
新田 高庸
日本電信電話株式会社NTTサイバースペース研究所
-
池田 充郎
日本電信電話株式会社NTTサイバースペース研究所
-
渡辺 裕
NTTヒューマンインタフェース研究所
-
近藤 利夫
NTTシステムエレクトロニクス研究所
-
南 俊宏
NTTヒューマンインタフェース研究所
-
新田 高庸
NTTヒューマンインタフェース研究所
-
村主 一仁
NTTヒューマンインタフェース研究所
-
池田 充郎
NTTヒューマンインタフェース研究所
-
岩崎 裕江
NTTヒューマンインタフェース研究所
-
落合 克幸
NTTヒューマンインタフェース研究所
-
落合 克幸
NTTファネットシステム
-
近藤 利夫
三重大学工学部
-
南 俊宏
日本電信電話株式会社nttサイバースペース研究所
-
新田 高康
NTTヒューマンインタフェース研究所
-
池田 充郎
NTTシステムエレクトロニクス研究所
-
池田 充郎
日本電信電話株式会社nttサイバースペース研究所:(現)nttエレクトロニクス株式会社
-
渡辺 裕
早稲田大学国際情報通信研究科
関連論文
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- HDTV対応MPEG-2エンコーダLSIの制御構成
- MPEG-2ビデオ符号化LSIにおけるSIMD型マクロブロックプロセッサの改良(集積エレクトロニクス)
- 放送品質映像伝送のための高精度遅延揺らぎ吸収方式(通信・マルチメディア, システム開発論文)
- タスク並列スクリプト言語のビジュアル開発環境の構築(HPC-6 : 開発・実行環境)
- インターネット映像伝送を考慮した映像符号化の効率改善
- 放送業界用H.264/AVCエンコーダLSIにおける動き検出・動き補償部の構成法(映像プロセッサ,システム開発論文)
- DCT 直流係数による交流成分の予測を用いた画像符号化
- 動画像符号化における On-line Sprite 予測の性能改善
- 21-4 動画像の適応可変長符号化手法に関する検討
- 20-10 動き補償フィルタバンク符号化における適応ループフィルタの実現法
- フィールド内/フレーム間適応LOTを用いたHDTV/TVコンパチブル符号化の構成と特性
- 3)非等分割サブバンド/ウェーブレット変換符号化における動き補償フレーム間予測の周波数領域実現(〔放送方式研究会 画像処理・コンピュータビジョン研究会 映像表現研究会 画像通信システム研究会 画像応用研究会〕合同)
- D-11-11 地上デジタルIP再送信用トランスコーダ装置 : 高画質化を実現する機能について(D-11.画像工学,一般セッション)
- D-11-10 地上デジタルIP再送信用トランスコーダ装置 : MPEG-2/H.264トランスコーダ装置の構成(D-11.画像工学,一般セッション)
- D-11-114 放送プロ向けHDTV H.264/AVCエンコーダLSI(SARA/D)(D-11. 画像工学,一般セッション)
- D-11-113 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : ファームウェア構成と高画質化(D-11. 画像工学,一般セッション)
- D-11-112 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 探索部の構成(D-11. 画像工学,一般セッション)
- D-11-111 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : HDTVエンコーダ装置の構成(D-11. 画像工学,一般セッション)
- D-11-110 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 設計思想と基本アーキテクチャ(D-11. 画像工学,一般セッション)
- HDTVへの拡張が可能なMPEG2映像符号化LSI
- 1チップMPEG-2 HDTV CODEC LSI(VASA)とその応用システム
- 1チップMPEG-2 HDTV CODEC LSI (VASA)とその応用システム(ディジタル・情報家電,放送用,ゲーム機器用システムLSI及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 複数SDTVエンコーダLSIによるMPEG-2 HDTV エンコーダシステム
- DS-3-1 HDTV MPEG-2 over IP高多重伝送装置の開発(DS-3.通信ネットワーク利用放送技術,シンポジウム)
- D-11-76 外部同期クロックを用いたHDTV MPEG-2 over IP伝送装置(D-11. 画像工学C(画像通信・応用システム), 情報・システム2)
- HDTV MPEG-2高多重伝送技術 (特集 通信ネットワーク利用放送技術)
- L-032 低遅延映像通信に向けたFEC中継方式に関する一検討(L.インターネット)
- リアルタイムMPEG2 SP@MLエンコーダチップセットの開発
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高性能セミスタティックTSPC DFFの検討
- 高性能DFFの検討
- 高性能DFFの検討
- リアルタイムMPEG2符号化LSIの構成
- スタンダードセル用高性能DFF
- 画像処理LSI用性能指向マクロセル設計法
- A-36 設計工程間における一致検証の一手法(A-2. 非線形問題,一般講演)
- リアルタイムMPEG2エンコーダLSI用オンチップRISC
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- MPEG-2ビデオ符号化LSIにおけるSIMD型マクロブロック・プロセッサの改良
- MPEG-2ビデオ符号化LSIにおけるSIMD型マクロブロック・プロセッサの改良
- MPEG-2ビデオ符号化LSIにおけるSIMD型マクロブロック・プロセッサの改良
- HDTV対応MPEG-2エンコーダLSIの制御構成
- C-12-42 MPEG-2 ビデオエンコーダ LSI : 適応探索に適したメモリアーキテクチャ
- C-12-41 MPEG-2 ビデオエンコーダLSI : シーン適応制御可能なME/MCアーキテクチャ
- C-12-40 MPEG-2 ビデオエンコーダLSI : マルチチップ対応インタフェース
- C-12-39 MPEG-2ビデオエンコーダLSI : 階層協調アーキテクチャ
- SDRAM向き横縞ライン多重画像格納形式の提案
- 動き補償における探索領域の移動制御に関する一考察
- MPEG-2 ビデオエンコーダにおけるPES化処理構成の検討
- HDTV 動画像符号化システム構成法
- 単フィールド動きベクトル探索法
- MPEG2エンコーダLSIの現状と課題
- MPEG2エンコーダLSIの現状と課題
- MPEG2エンコーダLSIの現状と課題
- MPEG-2 HDTVエンコーダにおけるマルチチップ符号化制御機構
- ポータブルHDTV用MPEG-2エンコーダの開発
- D-11-84 HDTVビデオエンコーダボードの開発
- 半画素精度探索のためのSIMD型動き検出器
- 画素間引き型動きベクトル検出法の一提案
- MPEG2映像圧縮チップセット (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き補償LSI
- 1次元シストリックアレー型全探索動きベクトル検出器の提案
- 不均質環境におけるタスクネットワークの静的スケジューリング手法(HPC-3 : スケジューリング)
- タスクネットワークの解析情報を用いたスケジューリング手法
- コンカレント・コラボレーション手法によるMPEG2映像圧縮LSI設計・製造の短TAT化 (コンカレント・コラボレーション技術論文小特集)
- HDTV対応MPEG-2エンコーダLSIの制御構成
- HDTV対応MPEG-2エンコーダ構成技術 (特集論文1 シングルチップMPEG-2ビデオエンコーダと応用システム)
- プログラマブル動き検出/補償LSI
- MPEG2 LSIのハ-ドウェア/ソフトウェア協調設計 (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- An H.264/AVC High422 profile and MPEG-2 422 profile encoder LSI for HDTV broadcasting infrastructures (計算機アーキテクチャ 組込みシステム)
- タスク並列スクリプト言語処理系における広域分散実行方式
- 効率の良い広域分散対応のタスク並列スクリプト言語の実現(HPC-9: 並列プログラミング)
- MPEG2エンコーダLSIのソフトウェア/ハードウェア協調設計
- J-004 双方向映像通信向け低遅延MPEG-2小型CODECシステム(J.グラフィクス・画像)
- J-079 段階的探索開始位置決定による螺旋状動き探索の高効率化(J.グラフィクス・画像)
- J-026 テレビ映像に入るパルスノイズの実時間除去方式(J.グラフィクス・画像)
- タスク並列スクリプト言語処理系におけるユーザレベルの機能拡張を可能とする機構(HPC-9: 並列プログラミング)
- MegaScriptにおける大規模ワークフローの縮約機構の設計
- タスク並列スクリプト言語におけるストリーム通信の改良(HPC-1 : 並列プログラミング)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- 配列の縮約表現による大規模ワークフローの効率的実装手法
- メタ情報に基づくタスク並列スクリプト言語のスケジューラ(HPC-10 : ネットワークとスケジューリング)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- [依頼講演]放送基盤向けH.264/AVC映像符号化LSIとその応用
- タスクネットワークの形状に基づく並列スクリプト言語のスケジューラ(一般講演1)
- J-078 適応的なフィルタリングを用いた画像の性質にロバストな動き探索(J.グラフィクス・画像)
- D-11-49 画面分割によるHDTV画像符号化の符号量配分法に関する一検討
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- 放送基盤向けH.264/AVC映像符号化LSIとその応用(プロセッサ,DSP,画像処理技術及び一般)
- D-11-85 HEVCイントラ予測処理におけるCU分割手法に関する一検討(D-11.画像工学,一般セッション)
- D-11-59 チャンネル間符号量制御機能付きビデオエンコーダ装置(D-11.画像工学,一般セッション)
- HEVCイントラ予測処理における計算量削減方法に関する一検討 (画像符号化・映像メディア処理レター特集)
- HEVCイントラ予測処理における計算量削減方法に関する一検討(研究速報,画像符号化,画像符号化・映像メディア処理レター)
- H.264/AVCマルチコアビデオエンコーダ装置における2パス符号量制御(感性とメディア及び一般)