テレスコピック探索に適した動きベクトル検出器構成法の提案(画像・映像処理)
スポンサーリンク
概要
- 論文の詳細を見る
ディジタル映像の圧縮において,動きベクトルの検出に要する演算量は膨大である.一方,縮小画像上における探索とテレスコピック探索を組み合わせること(以下,階層テレスコピック探索と呼ぶ)により,全探索法と同程度の画質を維持しながら演算量を大幅に削減できることが知られている.本論文では,まず,テレスコピック探索用の動きベクトル検出器をハード化する際に生じる問題点を指摘する.次に,この問題点を解決することができる擬似多ポートメモリ構成法を提案する.擬似多ポートメモリは,1ポートメモリで構成されるにもかかわらず任意のアドレスから同時に複数のデータを読出し可能であり,しかも探索範囲を広くしてもワード数の増加を抑えることができるという特徴を有す.更に,動きベクトル検出器の新たな演算スループット向上法を示す.最後に,擬似多ポートメモリと新たな演算スループット向上法を組み合わせて階層テレスコピック探索法によるMPEG-2 MP@ML用動きベクトル検出器を実現した例,及び擬似多ポートメモリと既知の演算スループット向上法を組み合わせてMPEG-2 MP@HL用動きベクトル検出器を構成する例を示す.
- 社団法人電子情報通信学会の論文
- 2004-11-01
著者
関連論文
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- 放送業界用H.264/AVCエンコーダLSIにおける動き検出・動き補償部の構成法 (システム開発論文特集)
- MPEG-2ビデオ符号化LSIにおけるSIMD型マクロブロックプロセッサの改良(集積エレクトロニクス)
- 放送品質映像伝送のための高精度遅延揺らぎ吸収方式(通信・マルチメディア, システム開発論文)
- 放送業界用H.264/AVCエンコーダLSIにおける動き検出・動き補償部の構成法(映像プロセッサ,システム開発論文)
- D-11-11 地上デジタルIP再送信用トランスコーダ装置 : 高画質化を実現する機能について(D-11.画像工学,一般セッション)
- D-11-10 地上デジタルIP再送信用トランスコーダ装置 : MPEG-2/H.264トランスコーダ装置の構成(D-11.画像工学,一般セッション)
- D-11-114 放送プロ向けHDTV H.264/AVCエンコーダLSI(SARA/D)(D-11. 画像工学,一般セッション)
- D-11-113 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : ファームウェア構成と高画質化(D-11. 画像工学,一般セッション)
- D-11-112 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 探索部の構成(D-11. 画像工学,一般セッション)
- D-11-111 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : HDTVエンコーダ装置の構成(D-11. 画像工学,一般セッション)
- D-11-110 放送プロ向けHDTV対応H.264/AVCエンコーダLSI(SARA) : 設計思想と基本アーキテクチャ(D-11. 画像工学,一般セッション)
- D-11-50 H.264/MPEG-4 AVCにおける再符号化方法の検討(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- HDTVへの拡張が可能なMPEG2映像符号化LSI
- 1チップMPEG-2 HDTV CODEC LSI(VASA)とその応用システム
- 1チップMPEG-2 HDTV CODEC LSI (VASA)とその応用システム(ディジタル・情報家電,放送用,ゲーム機器用システムLSI及び一般)
- サーバーレス多地点TV会議ソフトウェア : アーキテクチャと実装評価(画像信号処理及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- IPネットワークを用いた双方向通信用リアルタイムMPEG-2ソフトウェアコーデック
- MPEG-2エンコーダPCカードを用いた国際映像伝送実験
- D-11-45 MPEG-2映像多重伝送システムのジッタ補償方式の検討
- D-11-9 H.264/AVC双方向HDTVリアルタイムソフトウェアコーデックにおける低遅延FEC性能評価(D-11.画像工学,一般セッション)
- DS-3-1 HDTV MPEG-2 over IP高多重伝送装置の開発(DS-3.通信ネットワーク利用放送技術,シンポジウム)
- D-11-76 外部同期クロックを用いたHDTV MPEG-2 over IP伝送装置(D-11. 画像工学C(画像通信・応用システム), 情報・システム2)
- L-032 低遅延映像通信に向けたFEC中継方式に関する一検討(L.インターネット)
- シングルチップMPEG-2ビデオエンコーダと応用システム (特集論文1 シングルチップMPEG-2ビデオエンコーダと応用システム)
- D-11-15 HDTV対応双方向通信用H.264/AVCリアルタイム並列ソフトウェアコーデック(D-11. 画像工学,一般セッション)
- J_034 MPEG-2/H.264低遅延HDTVソフトウェアトランスコーダ(J分野:グラフィクス・画像)
- リアルタイムMPEG2 SP@MLエンコーダチップセットの開発
- サーバーレス多地点TV会議ソフトウェア : アーキテクチャと実装評価(画像信号処理及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高画質対応組込み用1チップMPEG-2全二重CODEC LSI(ISIL)(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- ディジタル信号処理用高速・高集積配列形乗累算器
- 画像処理LSI用性能指向マクロセル設計法
- 設計工程間における一致検証の一手法
- A-36 設計工程間における一致検証の一手法(A-2. 非線形問題,一般講演)
- リアルタイムMPEG2エンコーダLSI用オンチップRISC
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- 放送基盤向けHDTV対応H.264/AVC High422プロファイル/MPEG-2 422プロファイル符号化LSI(組込みシステムプラットフォーム)
- C-12-42 MPEG-2 ビデオエンコーダ LSI : 適応探索に適したメモリアーキテクチャ
- C-12-41 MPEG-2 ビデオエンコーダLSI : シーン適応制御可能なME/MCアーキテクチャ
- C-12-39 MPEG-2ビデオエンコーダLSI : 階層協調アーキテクチャ
- 動き補償における探索領域の移動制御に関する一考察
- 単フィールド動きベクトル探索法
- テレスコピック探索に適した動きベクトル検出器構成法の提案(画像・映像処理)
- 半画素精度探索のためのSIMD型動き検出器
- 画素間引き型動きベクトル検出法の一提案
- MPEG2映像圧縮チップセット (特集論文 マルチメディア通信を支えるMPEG2画像圧縮LSI設計技術)
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き検出/補償LSIのアーキテクチャ設計
- MPEG2対応動き補償LSI
- ルックアップテーブル分割による小型・低消費電力VLDの構成法
- 1次元シストリックアレー型全探索動きベクトル検出器の提案
- 組込み用オールインワンHDTV全二重CODEC LSI構成技術--ISIL (特集 HDTV映像伝送・配信システム)
- J-004 双方向映像通信向け低遅延MPEG-2小型CODECシステム(J.グラフィクス・画像)
- 1チップHDTV MPEG-2 CODEC LSI構成技術--VASA (特集 HDTV映像伝送・配信システム)
- デジタル放送用システムLSI
- デジタル放送用システムLSI(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- J-074 並列MPEG-2 HDTVリアルタイムソフトウェアエンコーダ(J.グラフィクス・画像)
- J-003 双方向映像通信MPEG-2ソフトウェアCODEC向き低遅延FECの一検討(J.グラフィクス・画像)