データパスマクロ用フロアプラナLplan
スポンサーリンク
概要
- 論文の詳細を見る
マクロセル設計はチップの集積度、性能向上のためのキーテクノロジである。規則性の高いデータバスマクロにおいてはセルの自動配置が比較的容易で、レイアウト自動合成も可能である。しかし、画像符号化LSI用演算器等、ピット長の異なる複雑なマクロセルレイアウトにおいては、マクロセル全体の自動配置は困難であり、チップレベル同様マクロセルレベルでのフロアプランが有効である。ここでは、階層構造を持った複雑なデータバスマクロセルの配置を効率的に行うフロアプラナLplanについて報告する。
- 社団法人電子情報通信学会の論文
- 1995-03-27
著者
関連論文
- リアルタイムMPEG2 SP@MLエンコーダチップセットの開発
- B-19-34 杖を使用した高齢者見守りコミュニケーションの検討(B-19. ネットワークソフトウェア,一般セッション)
- リアルタイムMPEG2符号化LSIの構成
- スタンダードセル用高性能DFF
- ディジタル信号処理用高速・高集積配列形乗累算器
- 画像処理LSI用性能指向マクロセル設計法
- 設計工程間における一致検証の一手法
- A-36 設計工程間における一致検証の一手法(A-2. 非線形問題,一般講演)
- つながり感通信 : 人間関係の維持・構築を目的としたコミュニケーション環境の設計と家族成員間における検証
- データパスマクロ用フロアプラナLplan
- バックグラウンドコミュニケーションをベースとした新しい見守りサービス(福祉工学)