多ピン・薄型LSI内蔵パッケージの電気特性評価
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-11-01
著者
-
大島 大輔
日本電気株式会社生産技術研究所
-
森 健太郎
日本電気株式会社デバイスプラットフォーム研究所
-
中島 嘉樹
日本電気株式会社デバイスプラットフォーム研究所
-
佐々木 英樹
NECエレクトロニクス株式会社実装技術部
-
菊池 克
日本電気株式会社デバイスプラットフォーム研究所
-
山道 新太郎
日本電気株式会社デバイスプラットフォーム研究所
関連論文
- 最適要素抽出法による高速・高密度半導体パッケージモデリング(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- C-2-94 OSE法を用いた不連続部を有する高速・高密度半導体パッケージの簡易等価回路モデリング(C-2. マイクロ波B(受動デバイス), エレクトロニクス1)
- C-2-92 チップ・パッケージ・ボード統合設計におけるOSE法の提案(C-2. マイクロ波B(受動デバイス), エレクトロニクス1)
- 樹脂基板への部品内蔵に関する電気的特性の検討
- ミックスドシグナルSOP (System-On-Package)におけるノイズ干渉メカニズムの検討(電磁界評価と干渉低減技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- 多ピン・薄型LSI内蔵パッケージの電気特性評価 (先端電子デバイスパッケージと高密度実装における評価・解析技術論文特集)
- 高密度チップ間接続構造パッケージの開発
- 多ピン・薄型LSI内蔵パッケージの電気特性評価(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
- アナデジ混載システムにおけるチップ,パッケージ,ボードの微小ノイズ設計/検証技術開発(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
- ミックスドシグナルSiP (System-in-Package)に対する信号対ノイズ比測定(SiP (System in Package)技術,先端電子デバイスパッケージと高密度実装プロセス技術の最新動向論文)
- 次世代LSIパッケージ用チップ及びパッケージレベルのシームレスインターコネクト技術(配線・実装技術と関連材料技術)
- 電源/グランド特性に優れるコアレス基板を用いたPackage-on-Package構造 : MLTSの電気特性と新規PoP構造(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 電源/グランド特性に優れるコアレス基板を用いたPackage-on-Package構造 : MLTSの電気特性と新規PoP構造(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 銅ポストを有する薄型コアレス配線基板を用いたPOP用パッケージ (MEMS 2006 第16回マイクロエレクトロニクスシンポジウム論文集)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 感光性樹脂を用いた5μm厚めっきCuによる多層配線技術(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- 超薄型高密度基板を用いた高性能FCBGA(SiP要素技術と先端LSIパッケージ)(最近の半導体パッケージと高速伝送・高周波実装技術論文特集)
- 超高密度薄型基板を用いた高性能FCBGA
- 超高密度薄型基板を用いた高性能FCBGA
- DSOL 技術による新規高密度 : 微細ビルドアップ基板の開発
- 高密度微細ビルドアップ基板
- BI-2-3 システム機器におけるコモンモード放射とそのメカニズム(BI-2.複合システムのノイズ問題を考える,ソサイエティ企画)
- LSIパッケージ用らせん配線型応力緩和構造 (MEMS 2006 第16回マイクロエレクトロニクスシンポジウム論文集)
- フレキシブルフィルム上薄膜キャパシタの材料設計(材料設計,システム実装を支える設計・シミュレーション技術)
- 多ピン・薄型LSI内蔵パッケージの電気特性評価
- 次世代LSIパッケージ用チップ及びパッケージレベルのシームレスインターコネクト技術