ノーマリーオフコンピューティング:1. ノーマリーオフコンピューティング -期待と課題-
スポンサーリンク
概要
- 論文の詳細を見る
コンピュータシステムの低消費電力化は大きな社会的要請であるとともに克服すべき重要な課題である.その解決に向けて,システムにおいて真に動作すべき構成要素以外,常時電源を遮断する「ノーマリーオフ」が注目を集めている.また,2011年度よりNEDOプロジェクト「ノーマリーオフコンピューティング 基盤技術開発」が開始しており,そこでは,近年実用化が進みつつある,MRAM FeRAMなどの新しい材料を用いた不揮発性メモリを活用する「ノーマリーオフコンピューティング」の実現を目指している.本稿では「ノーマリーオフコンピューティング」への期待と解決すべき課題を述べるとともに,現在実施中のNEDOプロジェクトの紹介も交えながらその狙いを述べる.
- 2013-06-15
著者
関連論文
- MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
- 3.Power Wall問題へのブレークスルーを目指して : リーク電力削減への試み(未来を切り拓く最先端VLSIテクノロジー)
- 量子計算の並列シミュレーションにおける通信量削減手法(計算論,計算モデル)
- 5K-7 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作(マルチスレッドと省電力,学生セッション,アーキテクチャ)
- 演算加速機構を持つオンチップメモリプロセッサの電力性能評価(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- A Scheduling Method for Asynchronous VLSI System Design
- 低エネルギーを目的とした大規模リコンフィギャラブルプロセッサアレイSMAの予備評価(リコンフィギャラブルアーキテクチャ,デザインガイア2008-VLSI設計の新しい大地)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地)
- マルチ閾値電圧トランジスタを用いた2線2相式非同期式回路のリーク電力削減手法(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地-)
- リーク電力削減のためのコンパイラによるスリープ制御の初期検討(コンパイラ技術およびメニーコアアーキテクチャ)
- Rearrangeable NoC:配線遅延を考慮した分散ルータアーキテクチャ(Inventive and Creative Architecture特別セッションIII)
- ヘテロ構成を考慮したWebサーバ用クラスタシステムの性能と電力のモデリング(ARC-10:クラスタ技術,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 「Cellスピードチャレンジ2008」実施報告(ARC-6:通信およびコンテスト報告,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価 (ディペンダブルコンピューティング)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価 (コンピュータシステム)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価(コンピュータシステム技術3,組込み技術とネットワークに関するワークショップ ETNET2010)
- VLIW型命令キューを持つスーパスカラプロセッサの命令スケジューリング機構
- 演算器アレイ型アクセラレータのための命令変換手法の検討
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価(コンピュータシステム技術3,組込み技術とネットワークに関するワークショップETNET2010)
- 「Cellチャレンジ2009」実施報告
- 「Cell チャレンジ2009」実施報告
- 重複実行省略を用いた割込みによるマイクロプロセッサの最悪性能予測(プロセッサアーキテクチャ)
- 時間軸分割並列マイクロプロセッサシミュレータの高速化手法(ARC-8:シミュレーション技法,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 分岐予測器の最悪フラッシュタイミングの効率的解析手法(セッション1)
- 時分割マイクロプロセッサシミュレーションにおける最適な分割数の調査(最適化,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- 時分割マイクロプロセッサシミュレーションにおける最適な分割数の調査(最適化, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- 高信頼セルによる演算器の耐故障性と遅延時間の評価(ARC-11:高信頼性および応用システム,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 細粒度命令分解と少品種セルによる高信頼化アーキテクチャの提案(Inventive and Creative Architecture特別セッションII)
- パイプラインプロセッサ上でのMIN-TAGE予測器の性能評価(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- パイプラインプロセッサ上でのMIN-TAGE予測器の性能評価(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案 (ディペンダブルコンピューティング)
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案 (コンピュータシステム)
- 時間軸分割並列マイクロプロセッサシミュレータの高速化と評価(シミュレーション・エミュレーション,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 時間軸分割並列マイクロプロセッサシミュレータの高速化と評価(シミュレーション・エミュレーション,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 時間軸分割並列化による高速マイクロプロセッサシミュレーション(プロセッサシミュレーション)
- 高性能マイクロプロセッサシミュレータの並列化による高速化(ARC-6 : シミュレーション技法)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- 高性能マイクロプロセッサシミュレータの並列化による高速化の構想(アーキテクチャ一般及びチップマルチプロセッサ)(デザインガイア2003 : VLSI設計の新しい大地を考える研究会)
- CASによる最悪割込遅延解析の高速化(ARC-7:性能予測,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- ワークロード最適化シミュレータの設計と実装(プロセッサシミュレーション)
- ワークロード最適化によるキャッシュシミュレータの高速化(ARC-6: キャッシュ・システム, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- 割込みによるマイクロプロセッサの最悪性能予測(ARC-5: 性能予測, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- 共有メモリ型並列計算機の分散シミュレータの設計(ARC-6 : シミュレーション技法)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- 割込みによるマイクロプロセッサの性能劣化の予測方式(ARC-6 : シミュレーション技法)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
- 高速マイクロプロセッサシミュレータBurstScalarの設計と実装(シミュレータ)
- 異種命令SMTプロセッサOROCHIの実装と分析(ARC-1:アーキテクチャ1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- マイクロプロセッサシミュレーションの高速化手法の研究(研究会推薦博士論文速報)
- 異種命令混在実行プロセッサにおけるプロセススケジューリング手法(スケジューリング,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 異種命令混在実行プロセッサにおけるプロセススケジューリング手法(スケジューリング,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 異種命令混在実行のためのVLIW型命令キューの設計(プロセッサアーキテクチャ)
- SRAMベースFPGAにおける耐ソフトエラーLUT構成法(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 異種命令セットを同時に実行するマルチスレッディング・プロセッサの構成(OS-1 : 実行基盤)
- 高性能マイクロプロセッサの高速シミュレータの設計と実装(ARC-2:シミュレーション技術)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
- 量子計算の並列シミュレーションにおける通信量削減手法(HPC-8:アプリケーション,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 演算器アレイにおける高信頼化命令写像手法
- 演算器アレイ型アクセラレータにおけるローカルバッファの最適化
- N倍速を目指すVLIWプロセッサの構想(Inventive and Creative Architecture特別セッションI)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価
- 演算器の適応的冗長化による高効率DVS方式の提案 (ディペンダブルコンピューティング)
- 演算器アレイを拡張する細粒度時分割機構(学生・若手研究会)
- アレイ型アクセラレータにおける演算器間ネットワークの設計(ポスター講演,学生・若手研究会)
- 演算器アレイ型アクセラレータにおけるメモリアクセス機構の設計(ポスター講演,学生・若手研究会)
- 演算器の適応的冗長化による高効率DVS方式の提案(高信頼設計,2011年並列/分散/協調処理に関する『鹿児島』サマー・ワークショップ(SWoPP鹿児島2011))
- 高性能マイクロプロセッサの高速シミュレーションの構想
- 異種命令セットアーキテクチャをもつ高電力効率SMTプロセッサの開発(システム開発論文,計算機システム)
- 二重化を用いた演算器アレイにおける故障箇所特定手法(理論とアルゴリズム,デザインガイア2011-VLSI設計の新しい大地-)
- 大規模演算器アクセラレータのための複数FPGA連結手法(設計手法及び一般,デザインガイア2011-VLSI設計の新しい大地-)
- 演算器アレイ型アクセラレータの実装とその分析(異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 演算器アレイ型アクセラレータの実装とその分析(異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 時分割実行機構による演算器アレイ型アクセラレータの効率化 (コンピューティングシステム Vol.5 No.4)
- 画像処理向け線形アレイアクセラレータの性能評価 (コンピューティングシステム Vol.5 No.3)
- 線形演算器アレー型アクセラレータを備えた高電力効率プロセッサの開発(計算機システム)
- 異種命令セットアーキテクチャをもつ高電力効率SMTプロセッサの開発
- 大規模演算器アクセラレータのための複数FPGA連結手法
- 二重化を用いた演算器アレイにおける故障箇所特定手法
- ノーマリーオフコンピューティング:1. ノーマリーオフコンピューティング -期待と課題-
- 演算器アレイ型アクセラレータの実装とその分析
- 演算器アレイ型アクセラレータの実装とその分析
- 線形演算器アレー型アクセラレータを備えた高電力効率プロセッサの開発
- ノーマリーオフコンピューティング : 期待と課題 (小特集 ノーマリーオフコンピューティング)
- CT-2-5 組込みシステムのためのノーマリーオフコンピューティング(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)
- 周期実行システムにおける動的省電力タスクスケジューリング (コンピュータシステム 組込み技術とネットワークに関するワークショップETNET2014)
- 周期実行システムにおける動的省電力タスクスケジューリング (ディペンダブルコンピューティング 組込み技術とネットワークに関するワークショップETNET2014)