演算器アレイにおける高信頼化命令写像手法
スポンサーリンク
概要
- 論文の詳細を見る
我々は柔軟な故障耐性を持つ高信頼演算器アレイ型アクセラレータ EReLA を提案している.EReLA は演算器アレイを利用した計算スキームにより,冗長実行による性能低下をカバーしながら選択的なデータ保証を実現するが,そのためには適切な命令写像が不可欠となる.本稿では,EReLA において命令数,演算器段数およびレジスタ数といったハードウェア資源を効率的に利用する命令冗長化写像手法を提案する.画像処理ベンチマークプログラムを対象に各手法について評価した結果,当該命令と同じ段の演算器に冗長命令を挿入し,従来データフローと冗長化データフローを共有する冗長化案が信頼性とハードウェア規模の最適なトレードオフを提供できるという知見を得た.
- 2011-07-20
著者
-
姚 駿
奈良先端科学技術大学院大学情報科学研究科
-
中島 康彦
奈良先端科学技術大学院大学情報科学研究科
-
中田 尚
奈良先端科学技術大学院大学情報科学研究科
-
中田 尚
奈良先端科学技術大学院大学
-
吉村 和浩
奈良先端科学技術大学院大学情報科学研究科
-
姚 駿
京都大学大学院情報学研究科:京都大学大学院法学研究科
-
中島 康彦
奈良先端科学技術大学院大学
-
中島 康彦
富士通株式会社
-
姚 駿
奈良先端科学技術大学院大学
-
中島 康彦
富士通(株)
-
大上 俊
奈良先端科学技術大学院大学
-
吉村 和浩
奈良先端科学技術大学院大学
関連論文
- 量子計算の並列シミュレーションにおける通信量削減手法(計算論,計算モデル)
- パイプライン・ステージ統合を行うプロセッサにおける電力性能比の向上の研究(研究会推薦博士論文速報)
- インタラクティブ・スーパーコンピューティング環境の実現に向けて
- パス情報を用いた分岐フィルタ機構(プロセッサアーキテクチャ)
- スラック予測を用いたクラスタ型スーパースカラ・プロセッサ向け命令ステアリング(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- FPGAのスイッチマトリクスを対象としたソフトエラー対策(チップ間通信,ルーティング,インターコネクト,デザインガイア2008-VLSI設計の新しい大地)
- 「Cellスピードチャレンジ2008」実施報告(ARC-6:通信およびコンテスト報告,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 複数スレッドを用いた自動メモ化プロセッサのオーバヘッド削減手法(ARC-7:マルチコア2,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価 (ディペンダブルコンピューティング)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価 (コンピュータシステム)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価(コンピュータシステム技術3,組込み技術とネットワークに関するワークショップ ETNET2010)
- 複数イタレーションの一括再利用による並列事前実行の高速化
- VLIW型命令キューを持つスーパスカラプロセッサの命令スケジューリング機構
- 演算器アレイ型アクセラレータのための命令変換手法の検討
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価(コンピュータシステム技術3,組込み技術とネットワークに関するワークショップETNET2010)
- 「Cellチャレンジ2009」実施報告
- D-10-6 プログラム・カウンタを利用した命令語へのパリティ付加(D-10.ディペンダブルコンピューティング,一般セッション)
- 「Cell チャレンジ2009」実施報告
- 自動メモ化プロセッサにおける消費エネルギー制御
- LC-005 自動メモ化プロセッサの消費エネルギー評価(ハードウェア・アーキテクチャ)
- 自動メモ化プロセッサの低消費エネルギー化(ARC-7 : 低消費電力アーキテクチャ,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- 並列化および再利用によるGAの高速化(ARC-5 : マルチプロセッサ応用,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
- 高信頼セルによる演算器の耐故障性と遅延時間の評価(ARC-11:高信頼性および応用システム,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 少品種高信頼セルによる演算器の提案と評価(テスト・高信頼,組込技術とネットワークに関するワークショップETNET2008)
- 細粒度命令分解と少品種セルによる高信頼化アーキテクチャの提案(Inventive and Creative Architecture特別セッションII)
- パイプラインプロセッサ上でのMIN-TAGE予測器の性能評価(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- パイプラインプロセッサ上でのMIN-TAGE予測器の性能評価(プロセッサ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 線形アレイVLIWプロセッサにおける適応性検討
- 3wayから9Nwayに至る最近のVLIW研究紹介(分散システム,ネットワーク技術及び一般)
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案 (ディペンダブルコンピューティング)
- 少品種高信頼セルを用いた高信頼回路設計手法と信頼性評価手法の提案 (コンピュータシステム)
- 異種命令SMTプロセッサOROCHIの実装と分析(ARC-1:アーキテクチャ1,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- マイクロプロセッサシミュレーションの高速化手法の研究(研究会推薦博士論文速報)
- 異種命令混在実行プロセッサにおけるプロセススケジューリング手法(スケジューリング,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 異種命令混在実行プロセッサにおけるプロセススケジューリング手法(スケジューリング,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
- 異種命令混在実行のためのVLIW型命令キューの設計(プロセッサアーキテクチャ)
- SRAMベースFPGAにおける耐ソフトエラーLUT構成法(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 異種命令セットを同時に実行するマルチスレッディング・プロセッサの構成(OS-1 : 実行基盤)
- VLIW型命令キューを持つOROCHIの命令スケジューリング機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- VLIW型命令キューを持つOROCHIの命令スケジューリング機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 高信頼セルによる回路の信頼性評価(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
- 量子計算の並列シミュレーションにおける通信量削減手法(HPC-8:アプリケーション,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
- DS-1-4 耐故障性量子計算におけるエラー訂正回数の削減手法(DS-1. COMP-NHC学生シンポジウム,シンポジウムセッション)
- 演算器アレイにおける高信頼化命令写像手法
- 自動メモ化プロセッサの入力値エントリ統合による高速化
- 命令区間の特徴を用いた自動メモ化プロセッサの再利用率向上手法
- 演算器アレイ型アクセラレータにおけるローカルバッファの最適化
- N倍速を目指すVLIWプロセッサの構想(Inventive and Creative Architecture特別セッションI)
- 演算器アレイ型プロセッサのための命令スケジューラの設計と評価
- 演算器の適応的冗長化による高効率DVS方式の提案 (ディペンダブルコンピューティング)
- 演算器アレイを拡張する細粒度時分割機構(学生・若手研究会)
- アレイ型アクセラレータにおける演算器間ネットワークの設計(ポスター講演,学生・若手研究会)
- 演算器アレイ型アクセラレータにおけるメモリアクセス機構の設計(ポスター講演,学生・若手研究会)
- A-3-12 冗長/非冗長化FFによる多重化プロセッサのソフトエラー耐性評価(A-3.VLSI設計技術,一般セッション)
- 多様なアクセスパターンに適応するアクセラレータ向けメモリアクセス機構
- 演算器の適応的冗長化による高効率DVS方式の提案(高信頼設計,2011年並列/分散/協調処理に関する『鹿児島』サマー・ワークショップ(SWoPP鹿児島2011))
- 再利用対象区間の細分化による自動メモ化プロセッサの高速化
- 演算器アレイにおける冗長化オーバヘッドの少ない高信頼化手法の提案
- セレクタ部に着目した演算器アレイ型アクセラレータの高信頼化手法 (コンピュータシステム・2012年並列/分散/協調処理に関する『鳥取』サマー・ワークショップ(SWoPP鳥取2012))
- 異種命令セットアーキテクチャをもつ高電力効率SMTプロセッサの開発(システム開発論文,計算機システム)
- 二重化を用いた演算器アレイにおける故障箇所特定手法(理論とアルゴリズム,デザインガイア2011-VLSI設計の新しい大地-)
- 大規模演算器アクセラレータのための複数FPGA連結手法(設計手法及び一般,デザインガイア2011-VLSI設計の新しい大地-)
- 演算器アレイ型アクセラレータの実装とその分析(異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 演算器アレイ型アクセラレータの実装とその分析(異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 冗長/非冗長化FFによる耐ソフトエラー多重化プロセッサの性能評価(ディペンダブル技術,デザインガイア2011-VLSI設計の新しい大地-)
- 冗長/非冗長化FFによる耐ソフトエラー多重化プロセッサの性能評価(ディペンダブル技術,デザインガイア2011-VLSI設計の新しい大地-)
- 時分割実行機構による演算器アレイ型アクセラレータの効率化 (コンピューティングシステム Vol.5 No.4)
- 画像処理向け線形アレイアクセラレータの性能評価 (コンピューティングシステム Vol.5 No.3)
- 線形演算器アレー型アクセラレータを備えた高電力効率プロセッサの開発(計算機システム)
- 異種命令セットアーキテクチャをもつ高電力効率SMTプロセッサの開発
- 大規模演算器アクセラレータのための複数FPGA連結手法
- 冗長/非冗長化FFによる耐ソフトエラー多重化プロセッサの性能評価
- 冗長/非冗長化FFによる耐ソフトエラー多重化プロセッサの性能評価
- 二重化を用いた演算器アレイにおける故障箇所特定手法
- ノーマリーオフコンピューティング:1. ノーマリーオフコンピューティング -期待と課題-
- 演算器アレイ型アクセラレータの実装とその分析
- 演算器アレイ型アクセラレータの実装とその分析
- 演算器アレーにおける高信頼化命令写像手法(計算機システム,学生論文)
- セレクタ部に着目した演算器アレイ型アクセラレータの高信頼化手法(プロセッサアーキテクチャ,2012年並列/分散/協調処理に関する『鳥取』サマー・ワークショップ(SWoPP鳥取2012))
- ノーマリーオフコンピューティング : 期待と課題 (小特集 ノーマリーオフコンピューティング)
- リング接続を利用しデータ移動を最小限にするアクセラレータの提案(計算機アーキテクチャー, FPGA応用及び一般)
- リング接続を利用しデータ移動を最小限にするアクセラレータの提案(計算機アーキテクチャー, FPGA応用及び一般)
- リング接続を利用しデータ移動を最小限にするアクセラレータの提案(計算機アーキテクチャー, FPGA応用及び一般)
- レジスタビット反転を用いた経年劣化に強靭な多重化回路(ディペンダブル(2),システムオンシリコンを支える設計技術)
- 5.2 一時/永久故障に自動再構成で対応する高信頼プロセッサ(第5章:素子特性経時劣化,ディペンダブルVLSIシステム)