PA-2-4 VDEC提供ツールによるミックストシグナルLSI設計環境
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1999-03-08
著者
関連論文
- オンチップモニタを用いたSoC電源供給系の診断法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 90nm CMOS差動対トランジスタのV_とAC応答のその場評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- デジタルLSIにおける電源ノイズと動作不良の解析手法(学生・若手研究会)
- PWM方式機能イメージセンサの構成
- AD混載LSIにおける基板雑音の評価法
- D-12-69 特徴連想プロセッサ(IFAP)を用いた手の形の認識アルゴリズム
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたCMOS機能イメージャの設計
- PWM信号を用いたセルオートマトン型イメージ処理回路の構成
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 大規模論理回路における基板雑音発生と電源寄生素子の効果
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- オンチップモニタ技術と電源インテグリティ評価(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- LSIのEMC : チップとボードを統合した電源ノイズの評価・解析手法(学生・若手研究会)
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたAD融合パターンマッチング回路
- Charge Packet Count技術を用いたPWM信号積和演算回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 電荷-パルス変換回路
- カウンタ方式PWM信号メモリ回路
- 90nm CMOS差動対トランジスタのV_とAC応答のその場評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップモニタを用いたSoC電源供給系の診断法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- BI-2-4 LSIのEMCマクロモデルと回路基板設計への適用(BI-2.EMC設計のためのLSIマクロモデリング,依頼シンポジウム,ソサイエティ企画)
- CMOSデジタルLSIにおける電源雑音の周波数成分評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- CMOSデジタルLSIにおける電源雑音の周波数成分評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- SRAMコアにおけるオンチップ電源雑音の発生と注入の評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- SRAMコアにおけるオンチップ電源雑音の発生と注入の評価(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- アナログ基本回路の基板雑音感度に関する考察(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地-)
- アナログ基本回路の基板雑音感度に関する考察(電源雑音・伝送線路,デザインガイア2010-VLSI設計の新しい大地)
- VCOを用いた広帯域ΔΣAD変換器
- 正規化こう配法を用いた適応IIRノッチフィルタの定常特性の解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- 抵抗ヒューズと振動子ネットワークを組み合わせた画像分割処理とそのLSI回路実現
- 2重しきい値法により位相検出を行う画像分割用振動子ネットワークモデルとそのLSI回路構成
- 大規模論理回路における基板雑音発生と電源寄生素子の効果
- CMOS-RF回路における基板結合の評価と解析(若手研究会)
- C-12-38 LSIチップ電源配線網の等価回路表現と評価(C-12.集積回路,一般セッション)
- 電流制御発振器を用いたΔΣ-AD変換器
- 集積化光インタコネクション用CMOS受光アンプ
- PA-2-4 VDEC提供ツールによるミックストシグナルLSI設計環境
- 画像領域分割機能を有する振動子ネットワークとPWM方式による回路実現
- VCOを用いた周波数-デジタル変換回路
- CT-2-5 CMOSデジタル回路における動的ノイズ(CT-2.電子デバイスおよび集積システムにおける雑音の解析・抑制・応用に関する最先端技術-,チュートリアルセッション,ソサイエティ企画)
- ACS-1-5 差動対トランジスタにおける基板ノイズ応答のオンチップ評価と解析(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-5 差動対トランジスタにおける基板ノイズ応答のオンチップ評価と解析(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- 広帯域検出回路を用いた基板雑音の波形評価
- AD混載LSIのための低雑音CMOS論理回路
- AD混載における各種論理回路の雑音発生量の比較
- VCOを用いたΔΣAD変換器
- VCOを用いたΔΣAD変換器
- マクロスコピック基板雑音モデルを用いたAD混載LSIの雑音検証法
- 招待講演 LTE級携帯端末におけるRFIC受信部の低ノイズ化技術--近傍磁界ノイズ計測・対策の立場から (情報センシング)
- スイッチト電流積分法に基づくPWM信号演算回路
- SRAMコアにおける電源/グラウンド雑音の評価(ポスター講演,学生・若手研究会)
- C-12-32 PWM方式不揮発性アナログメモリ回路
- PWM信号を用いた不揮発性アナログメモリ回路
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- F行列を用いた基板モデルによる基板雑音の解析
- F行列を用いたチップレベルの基板雑音解析法
- 高精度PWM信号アナログ並列加算回路
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- AD混載LSIのための基板雑音低減化デジタル回路設計法
- AD混載LSIにおける基板雑音測定法
- C-12-43 デジタルLSIのオンチップ電源ノイズ測定とPDNインピーダンスモデリング(回路ノイズ、センサ,C-12.集積回路,一般セッション)
- C-12-42 デジタルLSIのオンボード電流ノイズおよびPDNインピーダンスの測定評価(回路ノイズ、センサ,C-12.集積回路,一般セッション)
- LTE級携帯端末におけるRFIC受信部の低ノイズ化技術 : 近傍磁界ノイズ計測・対策の立場から(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップ環境擾乱に対するアナログIPコアの診断テストベンチの提案(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- アナログ基本回路における基板雑音感度の解析法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- SA-1-1 任意非線形活性化関数を有するパルス変調方式ニューラルネットワーク回路
- PPM方式を用いた非単調関数生成回路/カオス信号発生回路
- 低電力電流モードカオス回路
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス
- 神戸大学大学院システム情報学研究科情報科学専攻・情報システム(永田)研究室
- C-12-2 オンチップ電源ノイズ離散化手法とRF直接電力注入によるSRAMのイミュニティ評価への応用(C-12.集積回路,一般セッション)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- C-12-29 差動増幅回路における基板雑音感度の評価(C-12.集積回路,一般セッション)
- VLSIチップの電源ノイズ : シリコン基板から電磁環境まで(招待講演,学生・若手技術者育成のための研究会)
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法
- デジタルLSIにおけるオンチップ・オンボード電源雑音の評価・協調解析手法
- デジタルLSIの電源ノイズに関するオンボードおよびオンチップ測定の統合評価(EMC,一般)
- 三次元積層LSIチップにおける基板ノイズの層間評価(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 三次元積層LSIチップにおける基板ノイズの層間評価(3次元集積,低電圧/低消費電力技術,新デバイス・回路とその応用)
- デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
- デジタルLSIにおけるLSIチップ・パッケージ・ボードを統合した電源雑音協調評価(ノイズ解析,デザインガイア2012-VLSI設計の新しい大地-)
- LTE級RFICにおける新しい帯域内スプリアス抑制法の提案 : バックエンドプロセスによる磁性薄膜集積化(放送,EMC,一般)