PWM方式機能イメージセンサの構成
スポンサーリンク
概要
- 論文の詳細を見る
PWM信号を用いたアナログ・デジタル融合回路アーキテクチャに基づく, CMOS機能イメージセンサの構成を提案する. 基本原理はランプ波形を与えてアナログピクセル値をPWM信号に変換し, 電流モードのPWM出力によりピクセル値を並列加算することである. 実現できる機能はスキャン読み出し, 並列加算, 空間フィルタ, エッジ検出, 投影プロファイル演算などであり, これらは図形や画像の特徴抽出に有用な機能である. 本報告では機能回路構成と, 回路シミュレーションによって評価した消費電力, 動作速度などの性能について述べる.
- 社団法人電子情報通信学会の論文
- 1997-08-22
著者
-
小川 武則
広島大学工学部:(現)(株)ミヨシ電子
-
森江 隆
広島大学工学部
-
岩田 穆
広島大学工学部
-
永田 真
広島大学工学部
-
本間 充
広島大学工学部
-
東 裕人
広島大学工学部
-
本間 充
(現)シャープ
-
東 裕人
株式会社富士通研究所
関連論文
- 5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- PWM方式機能イメージセンサの構成
- AD混載LSIにおける基板雑音の評価法
- D-12-69 特徴連想プロセッサ(IFAP)を用いた手の形の認識アルゴリズム
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたCMOS機能イメージャの設計
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- パネル討論:大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- PWM信号を用いたセルオートマトン型イメージ処理回路の構成
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 大規模論理回路における基板雑音発生と電源寄生素子の効果
- FDTD法によるモード変換抑圧曲がり導波路の解析
- FD-TD法によるLSIチップ内光配線の解析
- 光配線を用いたパターン認識システム基本回路の設計と試作
- A 0.8-1.3V 16-channel 2.5Gbps High-speed Serial Transceiver in a 90nm Standard CMOS Process
- APWC回路におけるシグモイド関数生成回路の設計
- 5-6.4Gbps 12チャネルプリエンファシス及びイコライザ内蔵トランシーバ(VLSI回路,デバイス技術(高速,低電圧,低電力))
- Dual Loop PLLを用いた2.5Gbps CMOSインターフェース (「VLSI一般」)
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- VLSI 設計教育の現状と将来
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたAD融合パターンマッチング回路
- Charge Packet Count技術を用いたPWM信号積和演算回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 電荷-パルス変換回路
- カウンタ方式PWM信号メモリ回路
- プリチャージ型PWM信号メモリ回路
- VCOを用いた広帯域ΔΣAD変換器
- VCOを用いたオーバーサンプリングΔΣ-A/D変換器
- 正規化こう配法を用いた適応IIRノッチフィルタの定常特性の解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- APWC回路におけるシグモイド関数生成回路の設計
- APWC回路におけるシグモイド関数生成回路の設計
- 抵抗ヒューズと振動子ネットワークを組み合わせた画像分割処理とそのLSI回路実現
- 2重しきい値法により位相検出を行う画像分割用振動子ネットワークモデルとそのLSI回路構成
- Analog to Pulse Density Converter
- PWM信号処理回路とコホーネンネットワークへの応用
- CMOSパルス幅変調信号加算回路
- 大規模論理回路における基板雑音発生と電源寄生素子の効果
- 電流制御発振器を用いたΔΣ-AD変換器
- 集積化光インタコネクション用CMOS受光アンプ
- PA-2-4 VDEC提供ツールによるミックストシグナルLSI設計環境
- 画像領域分割機能を有する振動子ネットワークとPWM方式による回路実現
- CMOS光信号検出増幅器
- VCOを用いた周波数-デジタル変換回路
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- 広帯域検出回路を用いた基板雑音の波形評価
- AD混載LSIのための低雑音CMOS論理回路
- AD混載における各種論理回路の雑音発生量の比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 高精度MASH A-D,D-A変換LSI (A-D,D-A変換LSI)
- VCOを用いたΔΣAD変換器
- VCOを用いたΔΣAD変換器
- マクロスコピック基板雑音モデルを用いたAD混載LSIの雑音検証法
- スイッチト電流積分法に基づくPWM信号演算回路
- 11.Nd^:YAGレーザーによる非線形光学の研究(大阪大学理学研究科物理学専攻,修士論文アブストラクト(1980年度))
- C-12-32 PWM方式不揮発性アナログメモリ回路
- PWM信号を用いた不揮発性アナログメモリ回路
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- F行列を用いた基板モデルによる基板雑音の解析
- F行列を用いたチップレベルの基板雑音解析法
- 高精度PWM信号アナログ並列加算回路
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- AD混載LSIのための基板雑音低減化デジタル回路設計法
- AD混載LSIにおける基板雑音測定法
- SA-1-1 任意非線形活性化関数を有するパルス変調方式ニューラルネットワーク回路
- PPM方式を用いた非単調関数生成回路/カオス信号発生回路
- 低電力電流モードカオス回路
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス