APWC回路におけるシグモイド関数生成回路の設計
スポンサーリンク
概要
- 論文の詳細を見る
ニューロチップの主な信号処理方式にはアナログ方式, デジタル方式, デジタルアナログ混載方式があるが, そのほかに, パルス幅変調(PWM)を用いたニューロチップも試作されている. 本報告ではPWMを用いた信号処理回路について説明し, それを用いたニューロチップの実現法ならぴにシグモイド関数生成回路の設計と回路シミュレータhspiceを用いたシミュレーションについて述べる.
- 社団法人電子情報通信学会の論文
- 1997-06-27
著者
-
岩田 穆
広島大学工学部
-
松野 進
広島大学工学部第二類(電気系)
-
阿江 忠
広島大学工学部
-
船越 純
広島大学工学部第二類(電気系)
-
酒居 敬一
広島大学工学部第二類(電気系)
-
岩田 穆
広島大学工学部第二類(電気系)
-
酒居 敬一
広島大学大学院工学研究科情報工学専攻
-
阿江 忠
広島大学大学院工学研究科情報工学専攻
-
阿江 忠
広島大学 工学部
関連論文
- PWM方式機能イメージセンサの構成
- AD混載LSIにおける基板雑音の評価法
- D-12-69 特徴連想プロセッサ(IFAP)を用いた手の形の認識アルゴリズム
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたCMOS機能イメージャの設計
- PWM信号を用いたセルオートマトン型イメージ処理回路の構成
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 大規模論理回路における基板雑音発生と電源寄生素子の効果
- FDTD法によるモード変換抑圧曲がり導波路の解析
- FD-TD法によるLSIチップ内光配線の解析
- 光配線を用いたパターン認識システム基本回路の設計と試作
- APWC回路におけるシグモイド関数生成回路の設計
- メタ記号列の学習について : パターンと記号の統合へのメモリベース・モデルからのアプローチ
- メタ記号列の学習について : パターンと記号の統合へのメモリベース・モデルからのアプローチ
- VLSI 設計教育の現状と将来
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- 低電力断熱充電乗算回路
- PWM信号を用いた機能CMOSイメージセンサ
- PWM信号を用いたAD融合パターンマッチング回路
- Charge Packet Count技術を用いたPWM信号積和演算回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- Charge Packet Count技術とDual-Line PWM信号処理を用いたAD融合最小距離検索回路
- 電荷-パルス変換回路
- カウンタ方式PWM信号メモリ回路
- プリチャージ型PWM信号メモリ回路
- 第3回コンプレックスコンピュータシステム国際会議 (ICECCS'97)の参加報告
- 2レベル脳型コンピュータのための構造連想メモリ
- 2レベル脳型コンピュータの道路交通システムへの応用
- 2レベル脳型コンピュータの道路交通システムへの応用
- OEICによるスイッチマトリスクの一方法
- OEICによる並列処理
- 光インタコネクション
- 実時間処理用共有メモリ
- VCOを用いた広帯域ΔΣAD変換器
- VCOを用いたオーバーサンプリングΔΣ-A/D変換器
- 正規化こう配法を用いた適応IIRノッチフィルタの定常特性の解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- アナログデジタル混載環境における基板雑音波形の測定と解析
- コンプレックスコンピュータシステム国際会議報告
- APWC回路におけるシグモイド関数生成回路の設計
- APWC回路におけるシグモイド関数生成回路の設計
- 抵抗ヒューズと振動子ネットワークを組み合わせた画像分割処理とそのLSI回路実現
- 2重しきい値法により位相検出を行う画像分割用振動子ネットワークモデルとそのLSI回路構成
- シンプル・マルチヘッドオートマタに関する2,3の性質 (計算機構の数学的研究)
- 25)マルチプロセッサによるグラフィックターミナルの高速化について(テレビジョン電子装置研究会(第91回)画像表示研究会(第50回))
- Analog to Pulse Density Converter
- PWM信号処理回路とコホーネンネットワークへの応用
- CMOSパルス幅変調信号加算回路
- Web上の学習ナビゲータの作成法について(e-Learning教育システムの成果と目指すべきもの/一般)
- 多数個マルチプロセッサの時間評価のためのシミュレータ
- ニューロコンピュータAN1における組合せ最適化問題の解法と問題点
- 分枝限定法の並列実装の一方法
- VLIWハードウェアスタックプロセッサ
- 電流制御発振器を用いたΔΣ-AD変換器
- 集積化光インタコネクション用CMOS受光アンプ
- 擬似Kohonen Networkのハードウェア化
- 擬似Kohonen NetworkのLVQ学習
- ONBAM : オブジェクトモデルニューロンによる能動メモリ
- ONBAM : オブジェクトモデルニューロンによる能動メモリ
- 分散システムの一つのスケジューリング問題(アルゴリズムの数学的基礎理論とその応用)
- 画像領域分割機能を有する振動子ネットワークとPWM方式による回路実現
- CMOS光信号検出増幅器
- システム診断問題のニューラルネットによる近似解法
- PMCモデルによるシステム診断のニューラルネット解法
- 新機能マシンNFM : メモリベースAIアーキテクチャ
- 直交光バスを想定した並列演算器
- VCOを用いた周波数-デジタル変換回路
- 多安定問題として見たディジタルネットワークの同期問題 (多値論理およびその応用)
- ハードウェアスタックVLIWプロセッサSBCの概要
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- PWM信号を用いたAD融合パターンマッチングプロセッサ
- 広帯域検出回路を用いた基板雑音の波形評価
- AD混載LSIのための低雑音CMOS論理回路
- AD混載における各種論理回路の雑音発生量の比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 大規模LSI用集積化伝送線路の電磁界解析と光配線との比較
- 高精度MASH A-D,D-A変換LSI (A-D,D-A変換LSI)
- VCOを用いたΔΣAD変換器
- VCOを用いたΔΣAD変換器
- マクロスコピック基板雑音モデルを用いたAD混載LSIの雑音検証法
- スイッチト電流積分法に基づくPWM信号演算回路
- C-12-32 PWM方式不揮発性アナログメモリ回路
- PWM信号を用いた不揮発性アナログメモリ回路
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- CMOSデジタル回路における基板雑音の伝搬特性解析と実測評価
- F行列を用いた基板モデルによる基板雑音の解析
- F行列を用いたチップレベルの基板雑音解析法
- 高精度PWM信号アナログ並列加算回路
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- CMOSデジタル回路の基板雑音定量評価と低雑音化レイアウト指針
- AD混載LSIのための基板雑音低減化デジタル回路設計法
- AD混載LSIにおける基板雑音測定法
- SA-1-1 任意非線形活性化関数を有するパルス変調方式ニューラルネットワーク回路
- PPM方式を用いた非単調関数生成回路/カオス信号発生回路
- 低電力電流モードカオス回路
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス
- 誤差逆伝搬学習におけるノイズの効果とフォールトトレランス