C-12-16 キャパシタを用いた高速パストランジスタ回路
スポンサーリンク
概要
著者
関連論文
-
スキューを用いた高精度の光位置センサー(高機能イメージセンシングとその応用)
-
行並列二分木探索回路による高速3次元距離計測イメージセンサ(固体撮像技術)
-
CMOSイメージセンサのための多層配線層における光透過率の解析
-
フィードバック制御を用いた時間差増幅回路(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
PMOS/NMOSのプロセスばらつきを独立に検出するためのリング型バッファチェインを用いたオンチップモニタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
C-12-72 適応型行並列走査三次元イメージセンサ(C-12.集積回路,一般セッション)
-
システムLSIにおける電源線雑音の測定・低減手法(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
C-12-11 細粒度自己同期式パイプライン設計のためのダイナミック回路(C-12.集積回路,一般セッション)
-
C-12-19 LSIの動作信頼性の向上に向けた実時間オンチップモニタリング機能の実装とその面積評価(C-12.集積回路,一般セッション)
-
行並列二分木探索回路による高速3次元距離計測イメージセンサ
-
C-12-16 差動遅延素子を用いたカスケード型時間増幅器(C-12.集積回路,一般セッション)
-
C-12-62 Time-of-Flight法に向けたMAGFETの試作及び検討(C-12.集積回路,一般セッション)
-
A-1-11 低EMI自己同期高速伝送インターフェイス(A-1.回路とシステム,一般講演)
-
リアルタイム三次元メッシュ生成ハードウェア(立体映像技術一般)
-
変調光検波による画像認識支援カラーイメージセンサ
-
行並列探索回路による高速3次元形状計測イメージセンサ
-
スマートセンサを用いた光切断法による任意視点三次元画像計測手法
-
衝突防止システムに向けた行並列処理による超高速ポジション検出センサ
-
3次元計測のための行並列処理による高速な多階調重心検出回路
-
複数IPコア回路におけるスリーププブロックの寄生容量を用いたチップ内電源共振雑音低減手法(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
複数IPコア回路におけるスリープブロックの寄生容量を用いたチップ内電源共振雑音低減手法(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
ディジタルアシストアナログ回路向けの自動テスト生成フレームワーク(システム設計と高位・論理設計,物理設計及び一般)
-
PMOS/NMOSのプロセスばらつきを独立に検出するためのリング型バッファチェインを用いたオンチップモニタ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
C-12-4 SoCのオンチップテストのためのプログラム環境(C-12.集積回路A(設計・テスト・実装技術),一般講演)
-
C-12-39 インバータチェーンを用いたパルス幅メモリ(C-12.集積回路,一般セッション)
-
C-12-33 時間差増幅器を用いた高解像度時間差ディジタル変換器(センサ・3次元撮像素子,C-12.集積回路,一般セッション)
-
A-1-19 スキューを用いた高精度の光学的ポジションセンサー(A-1.回路とシステム,一般セッション)
-
B-5-34 ばらつきに強い近接トランシーバー回路(B-5.無線通信システムA(移動通信),一般セッション)
-
di/dt検出回路を用いた基板ノイズ低減の最適化(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
-
di/dt検出回路を用いた基板ノイズ低減の最適化(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
-
C-12-22 複数di/dt検出回路を用いた基板ノイズ低減手法(C-12.集積回路C(アナログ),一般講演)
-
di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
-
di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
-
di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討
-
di/dt検出回路を用いたアクティブ基板ノイズ低減回路の検討
-
連想プロセッサによる三次元モデリング手法 (情報センシング コンシューマエレクトロニクス)
-
C-12-6 2線式ドミノ回路による終了検出型マイクロコントローラの設計(C-12.集積回路B(ディジタル),一般講演)
-
疑似非同期式マイクロプロセッサの設計と実現
-
同期式終了検知加算器の設計と評価
-
リジェネレイティブ・パストランジスタ・ロジックを用いた3.3ns8x8bit並列乗算器
-
A-3-9 Read-Once接点回路網合成手法(A-3.VLSI設計技術,一般講演)
-
動的電圧制御をする自己同期型プロセッサ(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
動的電圧制御をする自己同期型プロセッサ(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
C-12-23 小面積ディジタルプロセスばらつきモニタの特性評価(ばらつき補償・次世代回路,C-12.集積回路,一般セッション)
-
A-3-15 セルレイアウトに対する光学パターン転写工程のばらつき耐性評価(A-3.VLSI設計技術,一般講演)
-
A-3-12 キャラクタプロジェクションによる電子ビーム直描画技術におけるショット削減手法(A-3.VLSI設計技術,一般講演)
-
A-3-20 非双対型CMOS回路に対応した複数列最小幅トランジスタ配置手法(A-3.VLSI設計技術,一般講演)
-
セルレイアウトの歩留まり最適化のためのタイミング制約下におけるデコンパクション手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
セルレイアウトの歩留まり最適化のためのタイミング制約下におけるデコンパクション手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
セルレイアウトの歩留まり最適化のためのタイミング制約下におけるデコンパクション手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
CMOS論理セルレイアウトの網羅的生成による製造時の配線欠陥最小化手法
-
微細プロセス向けオフセット電圧自己補償センスアンプを用いたCSPL回路
-
パストランジスタ回路に適用したオフセット電圧自己補償センスアンプ回路の試作評価
-
CAS2000-19 / VLD2000-28 / DSP2000-40 パストランジスタ回路に適用したオフセット電圧自己補償センスアンプの動作評価
-
CAS2000-19 / VLD2000-28 / DSP2000-40 パストランジスタ回路に適用したオフセット電圧自己補償センスアップの動作評価
-
CAS2000-19 / VLD2000-28 / DSP2000-40 パストランジスタ回路に適用したオフセット電圧自己補償センスアンプの動作評価
-
システムLSIにおける電源線雑音の測定・低減手法(再構成可能デバイス/キャリブレーション,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
3次元計測のための行並列処理による高速な多階調重心検出回路
-
C-12-34 2線式ドミノ回路の評価(C-12.集積回路ABC,一般講演)
-
A-3-3 カラーCMOSイメージセンサのための多層配線層における光透過特性の解析(A-3.VLSI設計技術,一般セッション)
-
時分割投射光による実時間高速高精度3次元モデル取得のための複数視点システム(イメージセンシング技術とその応用)
-
CMOSイメージセンサの感度特性と評価(プロセス・デバイス・回路シミュレーション及び一般)
-
CMOSイメージセンサの感度特性と評価(プロセス・デバイス・回路シミュレーション及び一般)
-
クロック信号分離ブロックを用いた100MHzデータ.シンクロニザー
-
ブースタアンプを用いた低電圧向き高速CPL回路
-
ブースタアンプを用いた低電圧向き高速CPL回路
-
ブースタアンプを用いた低電圧向き高速CPL回路
-
代謝型グルタミン酸受容体の細胞質領域の構造変化(新進気鋭シリーズ)
-
2S5-5 代謝型グルタミン酸受容体の膜貫通領域における構造変化解析(2S5 GPCR型受容体を介した生物機能の物理的理解,第46回日本生物物理学会年会)
-
CSPL : キャパシタ分離型低電圧用高速パストランジスタ回路(低電力LSI論文小特集)
-
CSPL:オフセット電圧自己補償センスアンプを用いたキャパシタ分離型高速パストランジスタ回路
-
C-12-16 キャパシタを用いた高速パストランジスタ回路
-
ブースターアンプ付きCPL回路による高速加算器
-
光切断法レンジファインダ用リアルタイム三次元メッシュ生成ハードウェアの最適化 (情報センシング)
-
リアルタイム三次元メッシュ生成ハードウェア
-
微細素子のパラメータばらつきによる耐タンパーLSIの劣化と対策(情報通信基礎サブソサイエティ合同研究会)
-
微細素子のパラメータばらつきによる耐タンパーLSIの劣化と対策(情報通信基礎サブソサイエティ合同研究会)
-
微細素子のパラメータばらつきによる耐タンパーLSIの劣化と対策(情報通信基礎サブソサイエティ合同研究会)
-
限量子付ブール式の充足可能性判定を用いた論理式の最小因数分解手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
限量子付ブール式の充足可能性判定を用いた論理式の最小因数分解手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
限量子付ブール式の充足可能性判定を用いた論理式の最小因数分解手法(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
光切断法レンジファインダ用リアルタイム三次元メッシュ生成ハードウェアの最適化(高機能イメージセンシングとその応用)
-
A-3-17 CMOSイメージセンサの多層配線層による光減衰の解析(A-3.VLSI設計技術,一般講演)
-
A-3-13 縞状シリコン薄膜トランジスタのためのデジタル回路設計(A-3.VLSI設計技術,一般講演)
-
A-3-6 高速三次元計測における三次元演算のFPGAによる実現(A-3.VLSI設計技術,一般講演)
-
オンチップコイル付MAGFETの電気的特性(アナログ・デジアナ・センサ,通信用LSI)
-
ランダムパターン投影によるステレオ視三次元計測手法
-
ランダムパターン投影によるステレオ視三次元計測手法
-
ランダムパターン投影によるステレオ視三次元計測手法
-
オンチップコイル付MAGFETの電気的特性 (情報センシング)
-
A-1-17 実時間高精度多視点三次元計測システムの構築(A-1.回路とシステム,一般講演)
-
A-1-28 非接触通信方式のモデル化と実測(A-1.回路とシステム,一般講演)
-
C-12-28 フェーズドアレイシステムにおける位相差校正回路(近距離無線通信回路,C-12.集積回路,一般セッション)
-
大規模集積回路における分割・パイプライン型バス方式の検討
-
大規模集積回路における分割・パイプライン型バス方式の検討
-
大規模集積回路における分割・パイプライン型バス方式の検討
-
アクティブディキャップを用いた電源共振雑音低減手法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
-
D-10-2 細粒度二重化を用いた耐NBTI回路のためのストレスバランスフリップフロップ(D-10.ディペンダブルコンピューテイング,一般セッション)
-
C-12-71 フェーズドアレイシステムにおけるRF回路へのばらつきの影響(C-12.集積回路,一般セッション)
-
C-12-9 電波エナジーハーベスティング実現のための基板バイアス効果を用いた整流器(アナログ回路一般,C-12.集積回路,一般セッション)
もっと見る
閉じる
スポンサーリンク