リアルタイム処理用マルチスレッドプロセッサの設計と実装
スポンサーリンク
概要
- 論文の詳細を見る
マルチスレッディングアーキテクチャを応用してリアルタイム処理を支援するプロセッサを設計、実装する。1プロセッサ内に4本のパイプラインを持ち、4スレッドを並列に実行することで高いスループットを実現すると同時に、マルチスレッディングのハードウェアコンテキストスイッチとオンチップメモリへのコンテキストの高速なセーブ・リストアによって39個までのスレッドに対して高速なコンテキストスイッチを保証する。本プロセッサにおいてリアルタイムスレッドはプロセッサ内の優先度に従った共有資源へのアクセス制御によって実行を保証される。
- 社団法人電子情報通信学会の論文
- 2000-03-22
著者
-
安西 祐一郎
慶応義塾大学 理工学部
-
内山 真郷
東芝
-
山崎 信行
慶応義塾大学大学院理工学研究科開放環境科学専攻
-
安西 祐一郎
慶応義塾大学
-
内山 真郷
慶応義塾大学 理工学部 情報工学科
-
伊藤 努
慶応義塾大学 理工学部 情報工学科
-
山崎 信行
慶応義塾大学 ; 産業技術総合研究所
関連論文
- 低遅延リアルタイムオンチップネットワークのための先読みルータの設計 (ディペンダブルコンピューティング)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (ディペンダブルコンピューティング)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (コンピュータシステム)
- 神経細胞の集団的活動における時空間パターンの解析に関する研究
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- Responsive Multithreaded Processorの命令供給機構(プロセッサアーキテクチャ)
- Responsive Multithreaded Processorにおける実時間処理用命令供給機構(実時間処理,組込システム及び一般)
- Responsive Multithreaded Processorの同期機構の設計と実装(プロセッサアーキテクチャ)
- Responsive Multithreaded Processorの設計・実装(プロセッサアーキテクチャ)
- 2P1-N7 柔軟なマルチメディア処理機構を有したリアルタイムプロセッサアーキテクチャ(46. 知能ロボットシステム用高性能プロセッサ)
- リアルタイム処理用マルチスレッディングプロセッサの優先度に基づくキャッシュサブシステム
- 低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップ ETNET2010)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (ディペンダブルコンピューティング)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (コンピュータシステム)
- 優先度を考慮したオンチップルータVIXの設計及び実装
- 優先度付きSMT Processorにおける準固定優先度スケジューリング
- SMT/CMP向け固定優先度スケジューリング用動的電圧周波数制御の提案とRMT Processorを用いた実機評価
- リアルタイム実行のための優先度付きSMTプロセッサ用IPC制御機構
- 低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- 優先度を考慮したオンチップルータVIXの設計及び実装 (集積回路)
- Responsive Multithreaded Processorにおける実時間処理用命令供給機構(実時間処理,組込システム及び一般)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- 分散インプリサイス計算を支援するための実時間ネットワーク管理機構
- RT-Michele : 分散環境に対応したヒューマン・ロボット・インタフェースシステム
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Linuxカーネル用リアルタイムスケジューリングモジュール
- Rate Monotonicに基づくマルチプロセッサ用リアルタイムスケジューリング
- 述語複合体の生成とその表現
- 空間知識に関する制約表現の獲得とその利用について (知識プログラミング)
- マルチメディアデータベースのためのデータ変換モデル
- 並列ワークステーション上での個人用データベースに関する研究
- オペロン機構の導入によるクラシファイアチェインの効率的な生成
- 優先度付きオンチップネットワーク向けのルータアーキテクチャ(システムアーキテクチャ1,デザインガイア2010-VLSI設計の新しい大地-)
- B-034 マルチプロセッサ向け先読み同期プロトコル(B分野:ソフトウェア,一般論文)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
- レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
- μ-PULSER:パーソナルロボットを構築するためのオペレーティングシステム
- 移動体間を結ぶ光通信機構の実装
- 並列計算に適したオプティカル・フローの近似解法
- ニューラルネットワークシミュレータ用ツールSONNET
- ユーザの行動の不確実性に対応した実世界指向分散ヒューマンインタフェースシステムの提案(次世代ヒューマンインタフェース・インタラクション)
- グループウェアMicheleへの学習機構の適用
- Michele : マルチエージェントモデルによる協調作業支援システム
- 注意機構を利用したヒューマンロボットインタフェース
- ハイパーテキストを応用したメイルシステム
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (ディペンダブルコンピューティング)
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (コンピュータシステム)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (ディペンダブルコンピューティング)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (コンピュータシステム)
- SDMの高性能化に対する一提案
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (ディペンダブルコンピューティング)
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (ディペンダブルコンピューティング)
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (コンピュータシステム)
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (コンピュータシステム)
- 日本語スタイルチェッカーのユーザインタフェースに関する研究
- 実数入力データを1回の提示により学習できる教師ありニューラルネットワーク学習則
- 仮説生成機構を用いた未知語を含む文の解析
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Rate Monotonicに基づく拡張インプリサイスタスク用リアルタイムスケジューリング
- リアルタイム処理用マルチスレッドプロセッサの設計と実装
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価