優先度を考慮したオンチップルータVIXの設計及び実装 (集積回路)
スポンサーリンク
概要
著者
関連論文
-
高精度なロボット制御のための時間管理機構の設計と実装(OS・ミドルウェア,組込技術とネットワークに関するワークショップETNET2008)
-
低遅延リアルタイムオンチップネットワークのための先読みルータの設計 (ディペンダブルコンピューティング)
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (ディペンダブルコンピューティング)
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (コンピュータシステム)
-
チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップ ETNET2010)
-
リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
マルチプロセッサにおけるグローバルRMに基づくリアルタイムスケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
-
優先度付きオンチップネットワーク向けのルータアーキテクチャ (コンピュータシステム)
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (ディペンダブルコンピューティング)
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御 (コンピュータシステム)
-
優先度を考慮したオンチップルータVIXの設計及び実装
-
優先度付きSMT Processorにおける準固定優先度スケジューリング
-
SMT/CMP向け固定優先度スケジューリング用動的電圧周波数制御の提案とRMT Processorを用いた実機評価
-
リアルタイム実行のための優先度付きSMTプロセッサ用IPC制御機構
-
低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
優先度を考慮したオンチップルータVIXの設計及び実装 (集積回路)
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
分散インプリサイス計算を支援するための実時間ネットワーク管理機構
-
RT-Michele : 分散環境に対応したヒューマン・ロボット・インタフェースシステム
-
リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
-
Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
-
Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
-
Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
-
Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
-
Linuxカーネル用リアルタイムスケジューリングモジュール
-
Rate Monotonicに基づくマルチプロセッサ用リアルタイムスケジューリング
-
優先度付きオンチップネットワーク向けのルータアーキテクチャ(システムアーキテクチャ1,デザインガイア2010-VLSI設計の新しい大地-)
-
B-034 マルチプロセッサ向け先読み同期プロトコル(B分野:ソフトウェア,一般論文)
-
チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
-
レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
-
レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
-
データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
-
ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (ディペンダブルコンピューティング)
-
ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (コンピュータシステム)
-
Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (ディペンダブルコンピューティング)
-
Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (コンピュータシステム)
-
局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (ディペンダブルコンピューティング)
-
RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (ディペンダブルコンピューティング)
-
RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (コンピュータシステム)
-
局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (コンピュータシステム)
-
ベクトルデータのキャッシュ置き換え制御機構の設計と実装
-
ベクトルデータのキャッシュ置き換え制御機構の設計と実装
-
局所的な混雑を予測するオンチップアダプティブルータの設計と実装
-
RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
-
RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
-
局所的な混雑を予測するオンチップアダプティブルータの設計と実装
-
Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
-
Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
-
Rate Monotonicに基づく拡張インプリサイスタスク用リアルタイムスケジューリング
-
リアルタイム処理用マルチスレッドプロセッサの設計と実装
-
Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
-
Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
-
Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
-
Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
-
マルチスレッドプロセッサ向け組込みJava VMの実装
-
Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
-
マルチスレッドプロセッサ向け組込みJava VMの実装
-
Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
-
Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法 (コンピュータシステム・組込み技術とネットワークに関するワークショップETNET2012)
-
Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法 (ディペンダブルコンピューティング・組込み技術とネットワークに関するワークショップETNET2012)
-
優先度逆転問題を軽減する優先度付きオンチップネットワークルータ (コンピュータシステム)
-
トラフィック解析によるオンチップルータのバンド幅制御 (リコンフィギャラブルシステム)
-
トラフィック解析によるオンチップルータのバンド幅制御 (コンピュータシステム)
-
トラフィック解析によるオンチップルータのバンド幅制御 (VLSI設計技術)
-
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
-
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
-
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
-
優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構
-
Responsive Link を用いた分散リアルタイムシステムにおけるルーティング手法
もっと見る
閉じる
スポンサーリンク