Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
スポンサーリンク
概要
- 論文の詳細を見る
本論文では,信頼性の高いリアルタイム通信を実現するために,リアルタイム通信規格の Responsive Link をベースにした通信機構を設計し,評価を行う.提案手法は Responsive Link の誤り訂正符号と伝送路符号を拡張して耐ノイズ性能を向上するとともに,伝送路特性に応じた符号の組み合わせで通信できる機構を設計する.評価結果から,誤り訂正符号と伝送路符号を拡張することで,様々なノイズ特性においてノイズ耐性が向上することがわかった.また,面積評価により提案手法が現実的なハードウェアコストで実現可能であることがわかった.
- 2011-11-21
著者
-
水頭 一壽
慶應義塾大学大学院理工学研究科
-
水頭 一壽
慶應義塾大学大学院理工学研究科開放環境科学専攻
-
山崎 信行
慶應義塾大学大学院理工学研究科開放環境科学専攻
-
山崎 信行
慶應義塾大学
-
水頭 一寿
慶應義塾大学大学院理工学研究科開放環境科学専攻
-
山崎 信行
慶応義塾大学大学院理工学研究科開放環境科学専攻
-
松谷 宏紀
慶應義塾大学:(現)東京大学大学院情報理工学系研究科
-
吉住 修
慶應義塾大学理工学部情報工学科
-
松谷 宏紀
慶應義塾大学大学院理工学研究科開放環境科学専攻
-
吉住 修
慶應義塾大学大学院理工学研究科開放環境科学専攻
-
山崎 信行
慶應義塾大学理工学部
-
水頭 一壽
慶應義塾大学
-
松谷 宏紀
慶應義塾大学
-
吉住 修
慶應義塾大学大学院理工学研究科
関連論文
- 高精度なロボット制御のための時間管理機構の設計と実装(OS・ミドルウェア,組込技術とネットワークに関するワークショップETNET2008)
- 高精度なロボット制御のための時間管理機構の設計と実装(OS・ミドルウェア,組込技術とネットワークに関するワークショップETNET2008)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (ディペンダブルコンピューティング)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装 (コンピュータシステム)
- 分散制御用リアルタイム通信Responsive Link
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 優先度付きSMTにおけるデッドラインからの遅延時間を保証可能なソフトリアルタイムスケジューリング(スケジューリング)
- Responsive Linkの追い越し用バッファによる待ち時間を有効利用した実時間通信(ネットワーク,通信)
- Responsive Linkを用いた実時間通信におけるアドミッションコントロール(ネットワーク,通信)
- 優先度付きSMTにおけるデッドラインからの遅延時間を保証可能なソフトリアルタイムスケジューリング(スケジューリング,組込技術とネットワークに関するワークショップETNET2007)
- モジュール型ヒューマノイドロボット
- Responsive Multithreaded Processorの分岐予測器の設計と実装(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- Responsive Multithreaded Processorのスレッド間同期機構の設計と実装(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- Responsive Multithreaded Processor の分岐予測器の設計と実装(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- Pesponsive Multithreaded Processor のスレッド間同期機構の設計と実装(リアルタイムアーキテクチャ, 組込技術とネットワークに関するワークショップ)
- Responsive Multithreaded Processorの命令供給機構(プロセッサアーキテクチャ)
- Responsive Multithreaded Processorにおける実時間処理用命令供給機構(実時間処理,組込システム及び一般)
- Responsive Multithreaded Processorの命令実行機構(プロセッサアーキテクチャ)
- マルチスレッド技術を用いたマルチメディア処理向けベクトルユニットの設計と実装(プロセッサアーキテクチャ)
- Responsive Multithreaded Processorの同期機構の設計と実装(プロセッサアーキテクチャ)
- Responsive Multithreaded Processorの設計・実装(プロセッサアーキテクチャ)
- 低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップ ETNET2010)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- マルチプロセッサにおけるグローバルRMに基づくリアルタイムスケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- RTミドルウェア用の優先度によるオブジェクト管理機構(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- 優先度を考慮したオンチップルータVIXの設計及び実装
- 優先度付きSMT Processorにおける準固定優先度スケジューリング
- SMT/CMP向け固定優先度スケジューリング用動的電圧周波数制御の提案とRMT Processorを用いた実機評価
- リアルタイム実行のための優先度付きSMTプロセッサ用IPC制御機構
- 高精度なロボット制御のための時間管理機構の設計と実装(OS・ミドルウェア,組込技術とネットワークに関するワークショップETNET2008)
- 高精度なロボット制御のための時間管理機構の設計と実装(OS・ミドルウェア,組込技術とネットワークに関するワークショップETNET2008)
- 低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- リアルタイムオンチップネットワーク向け先読みアービトレーション機構付ルータの設計と実装
- 優先度を考慮したオンチップルータVIXの設計及び実装 (集積回路)
- 優先度付きSMTプロセッサ向け実時間動的電圧周波数制御
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- リアルタイムシステム向けオンチップネットワークスイッチの設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded Processorにおけるスレッドスケジューリング機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Responsive Multithreaded ProcessorにおけるIPC制御機構の設計と実装
- Linuxカーネル用リアルタイムスケジューリングモジュール
- Rate Monotonicに基づくマルチプロセッサ用リアルタイムスケジューリング
- 優先度付きオンチップネットワーク向けのルータアーキテクチャ(システムアーキテクチャ1,デザインガイア2010-VLSI設計の新しい大地-)
- B-034 マルチプロセッサ向け先読み同期プロトコル(B分野:ソフトウェア,一般論文)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- チップマルチプロセッサ用の優先度付きNon-Uniformキャッシュアーキテクチャ(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
- レスポンシブリンクを用いた実時間マルチキャスト機構(実時間処理,組込システム及び一般)
- データ並列性を抽出するプリフェッチ機構の設計と実装(アーキテクチャ,組込技術とネットワークに関するワークショップETNET2009)
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (ディペンダブルコンピューティング)
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装 (コンピュータシステム)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (ディペンダブルコンピューティング)
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装 (コンピュータシステム)
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (ディペンダブルコンピューティング)
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (ディペンダブルコンピューティング)
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング (コンピュータシステム)
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装 (コンピュータシステム)
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装
- ベクトルデータのキャッシュ置き換え制御機構の設計と実装
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
- RMTプロセッサにおける実行効率を向上するリアルタイムスケジューリング
- 局所的な混雑を予測するオンチップアダプティブルータの設計と実装
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Responsive Multithreaded Processorにおけるリアルタイム実行支援機構の設計と実装
- Rate Monotonicに基づく拡張インプリサイスタスク用リアルタイムスケジューリング
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- Responsive Linkをベースにした高信頼なリアルタイム通信機構の設計と評価
- マルチスレッドプロセッサ向け組込みJava VMの実装
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
- マルチスレッドプロセッサ向け組込みJava VMの実装
- Responsive Linkを用いた分散リアルタイムシステムにおけるルーティング手法
- ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装
- 優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
- 優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
- 優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構(再構成処理とリアルタイム処理,FPGA応用及び一般)
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
- ヘテロジニアスなマルチコアプロセッサ向け分散TLB機構の設計と実装(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
- ヘテロジニアスなマルチコアプロセッサ向けI/O制御機構の設計と実装(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
- 優先度付きSMTプロセッサにおけるリアルタイム処理用IPC制御機構
- 分散リアルタイムシステムにおける消費電力量を抑えるパケット転送手法(計算機システム, FPGA応用及び一般)
- Responsive Link を用いた分散リアルタイムシステムにおけるルーティング手法