高橋 篤司 | 東京工業大学理工学研究科集積システム
スポンサーリンク
概要
関連著者
-
高橋 篤司
東京工業大学理工学研究科集積システム
-
高橋 篤司
東京工業大学大学院理工学研究科集積システム専攻
-
高橋 篤司
東京工業大学
-
高橋 篤司
大阪大学大学院工学研究科電気電子情報工学専攻
-
小平 行秀
会津大学コンピュータ理工学部
-
TAKAHASHI Atsushi
Graduate School of Science and Technology, Tokyo Institute of Technology
-
小平 行秀
東京工業大学大学院理工学研究科集積システム専攻
-
小平 行秀
会津大学コンピュータ理工学科
-
安藤 健太
大阪大学大学院工学研究科電気電子情報工学科専攻
-
富岡 洋一
東京農工大学工学府電気電子工学専攻
-
Takahashi Atsushi
Division of Electrical, Electronic and Information Engineering, Osaka University
-
井上 雅文
東京工業大学大学院理工学研究科集積システム専攻
-
高橋 篤司
大阪大学大学院工学研究科電気電子情報工学科専攻:大阪大学工学部電子情報工学科
-
Takahashi Atsushi
Department of Communications and Computer Engineering, Tokyo Institute of Technology
-
富岡 洋一
東京工業大学大学院理工学研究科集積システム専攻
-
篠田 享佑
東京工業大学大学院理工学研究科集積システム専攻
-
Kawai S
Research Section Of Lignin Chemistry Wood Research Institute Kyoto University:(present Address)depar
-
川井 秀一
京都大学生存圏研究所
-
井上 雅文
京大生存研
-
川井 秀一
京都大学生存圏研究所生存圏開発創成研究系
-
川井 秀一
京大木質科学研
-
井上 正文
東京大学アジア生物資源環境研究センター
-
井上 雅文
パナソニックファクトリーソリューションズ株式会社
-
高橋 篤司
大阪大学 大学院 工学研究科 電気電子情報工学科専攻
-
高島 康裕
北九州市立大学国際環境工学研究科
-
Kawai S
Research Institute For Sustainable Humanosphere Kyoto University
-
右近 祐太
大阪大学大学院工学研究科電気電子情報工学専攻
-
井上 雅文
東京工業大学 大学院理工学研究科 集積システム専攻
-
谷口 研二
大阪大学大学院工学研究科
-
高島 康裕
北九州市立大学国際環境工学部情報メディア工学科
-
高島 康裕
北九州市立大学 国際環境工学部
-
高橋 篤司
東京工業大学 工学部 電気・電子工学科
-
谷口 研二
大阪大 大学院工学研究科
-
河野 祐貴
北九州市立大学大学院国際環境工学研究科
-
橋本 浩良
東京工業大学大学院理工学研究科集積システム専攻
-
宇多川 勉
東京工業大学理工学研究科集積システム
-
末廣 傑
東京工業大学大学院理工学研究科集積システム専攻
-
高島 康裕
北九州市立大学国際環境工学研究科情報工学専攻
-
Takahashi Atsushi
Division Of Electrical Electronic And Information Engineering Osaka University
-
Takahashi Atsushi
The Department Of Communications And Integrated Systems Tokyo Institute Of Technology
-
木下 昌紀
東京工業大学大学院理工学研究科集積システム専攻
-
高橋 洋介
東京工業大学大学院理工学研究科集積システム専攻
-
谷口 研二
大阪大学大学院工学研究科電気電子情報工学専攻
-
原田 陽介
東京工業大学大学院理工学研究科集積システム専攻
-
原田 陽介
東北大学大学院工学研究科 化学工学専攻
-
谷口 研二
大阪大学大学院工学研究科電気電子情報工学科専攻:大阪大学工学部電子情報工学科
-
佐藤 直
東京工業大学工学部情報工学科
-
谷 修平
東京工業大学大学院理工学研究科集積システム専攻
-
古屋 宏基
東京工業大学工学部情報工学科
-
富岡 洋一
東京農工大学 工学府 電気電子工学専攻
-
木下 昌紀
東京工業大学 大学院理工学研究科 集積システム専攻
-
右近 祐太
大阪大学大学院工学研究科電気電子情報工学科専攻
-
山本 祐作
大阪大学大学院工学研究科電気電子情報工学専攻
-
富岡 洋一
東京農工大学
-
谷口 研二
大阪大学大学院工学研究科電子情報エネルギー工学専攻
-
谷口 研二
大阪大学
-
谷口 研二
大阪大学 大学院 工学研究科
-
倉田 芳明
東京工業大学大学院理工学研究科集積システム専攻
-
石田 勉
東京工業大学理工学研究科集積システム専攻
-
高橋 伸嘉
東京工業大学大学院理工学研究科集積システム専攻
-
右近 祐太
大阪大学工学部電子情報工学科
-
右近 祐太
大阪大学 工学部 電子情報工学科
-
篠田 亨佑
東京工業大学大学院理工学研究科集積システム専攻
-
高橋 篤司
大阪大学 大学院 工学研究科 電気電子情報工学専攻
著作論文
- 2層BGAパッケージにおける配線混雑度低減のための詳細ビア配置手法(物理設計技術,物理設計及び一般)
- 最近傍ビア配置に基づく2層BGAパッケージ自動配線手法(配置配線,物理設計及び一般)
- プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
- 2層BGAパッケージのための詳細ビア配置手法の評価(クロック合成及び実装設計,システムオンシリコンを支える設計技術)
- 入力べクトルと回路の内部状態を考慮したピーク電力高速見積もり手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- PCB配線設計のための一層複線指定長自動配線手法(システム設計と高位・論理設計,物理設計及び一般)
- 最小総変位配置実現問題のための高速位相変更手法(物理設計,物理設計及び一般)
- 最小総変位配置実現問題における高速最適化手法(レイアウト,システムオンシリコンを支える設計技術)
- 単層プリント基板配線のための効率的な高混雑度領域特定および45度線による混雑度緩和法(回路最適化技術,システム設計及び一般)
- エラー検出回復方式における加算器の性能評価(システム設計・高位論理設計,システムオンシリコンを支える設計技術)
- 一般同期方式における消費電力を抑えたクロック木構成のためのクラスタ分割法(クロック合成及び実装設計,システムオンシリコンを支える設計技術)
- 加算器におけるクロック周期に応じた遅延エラー率の評価(若手研究会)
- 1層複線配線問題における幹配線を生成するための壁生成法(物理設計技術,物理設計及び一般)
- A-3-9 障害物を含む1層配線領域のための領域分割によるリバー配線手法(A-3. VLSI設計技術,一般セッション)
- プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
- プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
- パス長制約付き点集合に対する矩形スタイナー木構成手法(物理設計,システム設計及び一般)
- EDAツールを用いた低コスト一般同期クロックツリー合成手法(レイアウト,システムオンシリコンを支える設計技術)
- 最短パス木修正アルゴリズムの設計とその性能評価
- A-3-1 一般同期方式におけるクラスタ分割に基づくクロック木の性能評価(A-3.VLSI設計技術,一般セッション)
- 2層BGAパッケージにおけるメッキ引き出し線配線手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 2層BGAパッケージにおけるメッキ引き出し線配線手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- ピーク電力削減のためのクロックスケジュール手法
- ピーク電力削減のためのクロックスケジュール手法
- 3層L型チャネルの高密度配線手法
- 3層L型チャネルの高密度配線手法
- クロック周期短縮のための挿入遅延量を抑えた回路への遅延挿入法(レイアウト,システムオンシリコンを支える設計技術)
- 障害物を含む配線領域における並走配線最長化手法(レイアウト,システムオンシリコンを支える設計技術)
- CAFE router:障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
- CAFE router : 障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
- CAFE router:障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地-)
- 障害物を含む領域における最大配線長見積りに関する考察
- A-3-4 単層プリント基板配線のための高混雑度領域特定手法(A-3.VLSI設計技術,一般セッション)
- VLSI設計自動化の現状と将来展望(プロセス・デバイス・回路シミュレーション及び一般)
- CADツールを用いた一般同期向けクロック木の一合成法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- CADツールを用いた一般同期向けクロック木の一合成法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
- FPGA上に実現した可変レイテンシ回路の動作検証 (VLSI設計技術)
- ゲートレベルシミュレーションによるエラー検出・回復方式回路の評価 (VLSI設計技術)
- 最小総変位配置実現問題に対し効率的な位相変更手法CRP手法の提案 (VLSI設計技術)
- 遅延挿入量最小化のためのクロックスケジューリングと遅延挿入手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (タイミング・電力を考慮した設計)
- 障害物を含む領域における連結度を考慮した配線長見積りを用いた最長配線手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (配線手法)
- 統計的静的遅延解析による指定良品率を達成する最大遅延見積もり手法(システム設計及び一般)
- 統計的静的遅延解析による指定良品率を達成する最大遅延見積もり手法(微細化関連技術,システム設計及び一般)
- 一般同期方式におけるレジスタ再配置によるレジスタ削減手法(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- クロックスケジューリングを用いた消費電力波形平滑化によるLSIのピーク電力削減手法(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
- クロックスケジューリングを用いた消費電力波形平滑化によるLSIのピーク電力削減手法(高速化/低消費電力化I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 一般同期方式におけるレジスタ再配置によるレジスタ削減手法(高速化/低消費電力化I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- FPGA上に実現した可変レイテンシ回路の動作検証(論理設計2,システムオンシリコンを支える設計技術)
- 最小総変位配置実現問題に対し効率的な位相変更手法CRP手法の提案(物理設計,システムオンシリコンを支える設計技術)
- ゲートレベルシミュレーションによるエラー検出・回復方式回路の評価(論理設計2,システムオンシリコンを支える設計技術)
- A-3-20 準ニュートン法を用いた自由角度配線のための逐次改善手法(A-3.VLSI設計技術,一般セッション)
- エラー検出回復方式における様々な加算器の性能評価(システムと信号処理及び一般)
- エラー検出回復方式における様々な加算器の性能評価(システムと信号処理及び一般)
- エラー検出回復方式における様々な加算器の性能評価(システムと信号処理及び一般)
- エラー検出回復方式における様々な加算器の性能評価(システムと信号処理及び一般)
- 集合対間配線問題に関する一考察(配置配線,物理設計及び一般)
- PCB一層配線における集合対間配線のフローを用いた配線長差削減アルゴリズム(実装技術と低消費電力化,デザインガイア2011-VLSI設計の新しい大地-)
- PCB一層配線における集合対間配線のフローを用いた配線長差削減アルゴリズム(実装技術と低消費電力化,デザインガイア2011-VLSI設計の新しい大地-)
- A-3-3 単層プリント基板配線のための各ネットの配線長達成性を考慮した等長配線手法(A-3.VLSI設計技術,一般セッション)
- 一般同期方式における最適2クラスタ分割手法
- 動的遅延分布の高速な見積もり手法 (画像工学)
- 動的遅延分布の高速な見積もり手法 (集積回路)
- 動的遅延分布の高速な見積もり手法 (信号処理)
- 動的遅延分布の高速な見積もり手法 (VLSI設計技術)
- FPGA上に実現した可変レイテンシ回路の性能評価(再構成回路,システムオンシリコンを支える設計技術)
- 準ニュートン法を用いた自由角度配線手法 (物理設計)