高島 康裕 | 北九州市立大学国際環境工学研究科情報工学専攻
スポンサーリンク
概要
関連著者
-
高島 康裕
北九州市立大学国際環境工学研究科
-
高島 康裕
北九州市立大学国際環境工学研究科情報工学専攻
-
高島 康裕
北九州市立大学 国際環境工学部
-
高島 康裕
北九州市立大学国際環境工学部情報メディア工学科
-
中村 祐一
Nec システムipコア研
-
中村 祐一
NECシステムIPコア研究所
-
稲木 雅人
広島市立大学情報科学研究科情報工学専攻
-
稲木 雅人
東京工業大学理工学研究科集積システム専攻
-
稲木 雅人
広島市立大学大学院 情報科学研究科
-
船津 直登
北九州市立大学国際環境工学部情報メディア工学科
-
河野 祐貴
北九州市立大学大学院国際環境工学研究科
-
鍬農 雅友
北九州市立大学国際環境工学部情報メディア工学科
-
磯村 達樹
北九州市立大学国際環境工学部情報メディア工学科
-
稲木 雅人
北九州市立大学国際環境工学部
-
志岐 卓信
北九州市立大学国際環境工学部
-
志岐 卓信
北九州市立大学国際環境工学研究科
-
志岐 孝信
北九州市立大学大学院国際環境工学研究科
-
平江 正太
北九州市立大学大学院国際環境工学研究科
-
細木 雅世
北九州市立大学大学院国際環境工学研究科
-
鍬農 雅友
北九州市立大学 大学院国際環境工学研究科
-
尾篭 雄太
北九州市立大学国際環境工学部情報メディア工学科
-
高橋 篤司
東京工業大学大学院理工学研究科集積システム専攻
-
高橋 篤司
東京工業大学理工学研究科集積システム
-
高橋 篤司
東京工業大学
-
橋爪 裕子
北九州市立大学国際環境工学部
-
高橋 篤司
大阪大学大学院工学研究科電気電子情報工学専攻
-
TAKAHASHI Atsushi
Graduate School of Science and Technology, Tokyo Institute of Technology
-
大谷 直毅
北九州市立大学
-
広松 隆幸
北九州市立大学国際環境工学部情報メディア工学科
-
梶谷 洋司
北九州市立大学国際環境工学部情報メディア工学科
-
高島 康裕
北陸先端科学技術大学院大学
-
梶谷 洋司
北九州市立大学国際環境工学部
-
梶谷 洋司
北九州市立大学
-
柳橋 邦彦
北九州市立大学国際環境工学部情報メディア工学科
-
中村 祐一
北九州市立大学国際環境工学部情報メディア工学科
-
山口 光博
北九州市立大学国際環境工学研究科情報工学専攻
-
山村 亮英
北九州市立大学国際環境工学部
-
平野 貴大
北九州市立大学大学院国際環境工学研究科
-
永塚 誠也
北九州市立大学大学院国際環境工学研究科
-
小平 行秀
会津大学コンピュータ理工学科
-
桑原 翔太
会津大学コンピュータ理工学科
著作論文
- Stable-LSEに基づいた高速概略フロアプラン手法(物理設計技術,物理設計及び一般)
- Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
- Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
- Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
- 重なりを考慮したStable-LSE法に基づく解析的配置手法(配置配線,物理設計及び一般)
- 安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
- 安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
- 安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
- パスディレイテストにおける部分パスの遅延量推定手法(レイアウト,システムオンシリコンを支える設計技術)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- パスディレイテストを用いた部分パス遅延値推定手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 最小総変位配置実現問題のための高速位相変更手法(物理設計,物理設計及び一般)
- Deskewを考慮したクロック分配最適化手法(クロック合成及び実装設計,システムオンシリコンを支える設計技術)
- 最小総変位配置実現問題における高速最適化手法(レイアウト,システムオンシリコンを支える設計技術)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- 最小総変位配置実現問題における発見的座標計算手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (フロアプラン)
- 回路構成の小変更に即した再配置手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- クロック信号におけるばらつきが測定不要なデスキュー手法
- 離散遅延値を持つPDEを用いたクロックデスキュー手法(システム設計及び一般)
- 離散遅延値を持つPDEを用いたクロックデスキュー手法(検証/最適化,システム設計及び一般)
- 最小総変位配置実現問題に対し効率的な位相変更手法CRP手法の提案(物理設計,システムオンシリコンを支える設計技術)
- CUDAを利用した有向非循環グラフにおける全点間最短経路探索高速化手法(物理設計,システムオンシリコンを支える設計技術)
- パスディレイテストを用いた部分パス遅延値推定手法(DFM,システムオンシリコンを支える設計技術)
- A-3-18 再収斂パスを考慮した遅延値推定手法(A-3.VLSI設計技術,一般セッション)
- A-3-7 解析的高位合成(A-3.VLSI設計技術,一般セッション)
- 解析的配置のための効果的な重なり除去手法(物理設計,システム設計及び一般)
- 相関関係が存在する部分パスの遅延解析(システムと信号処理及び一般)
- 相関関係が存在する部分パスの遅延解析(システムと信号処理及び一般)
- 範囲つきモデル配置に対する最小総変位配置実現問題(システムと信号処理及び一般)
- 相関関係が存在する部分パスの遅延解析(システムと信号処理及び一般)
- 相関関係が存在する部分パスの遅延解析(システムと信号処理及び一般)
- 範囲つきモデル配置に対する最小総変位配置実現問題(システムと信号処理及び一般)
- 範囲つきモデル配置に対する最小総変位配置実現問題(システムと信号処理及び一般)
- 範囲つきモデル配置に対する最小総変位配置実現問題(システムと信号処理及び一般)