弘中 哲夫 | 広島市立大学大学院情報科学研究科
スポンサーリンク
概要
関連著者
-
弘中 哲夫
広島市立大学大学院情報科学研究科
-
弘中 哲夫
広島市立大学大学院情報科学研究科情報工学専攻
-
弘中 哲夫
広島市立大学
-
谷川 一哉
広島市立大学大学院情報科学研究科
-
谷川 一哉
広島市立大学大学院情報科学研究科情報工学専攻
-
小出 哲士
広島大学ナノデバイス・システム研究センター
-
小出 哲士
広島大学
-
Juergen M
広島大 ナノデバイスシステム研セ
-
マタウシュ ハンス
広島大学ナノデバイス・システム研究センター
-
弘中 哲夫
広島私立大学大学院情報科学研究科情報工学専攻
-
弘中 哲夫
広島市立大学情報科学部
-
マタウシュ ハンス
広島大学大学院先端物質科学研究科
-
マタウシュ ハンス
広島大学ナノデバイス・バイオ融合科学研究所
-
佐々木 敬泰
三重大学
-
児島 彰
広島市立大学
-
井上 智宏
広島市立大学情報科学研究科
-
児島 彰
広島市立大学大学院
-
井上 智宏
広島市立大学大学院情報科学研究科
-
児島 彰
広島市立大学情報科学部情報工学科
-
佐藤 正幸
太陽誘電株式会社
-
上口 光
広島大学
-
佐々木 敬泰
三重大学工学部
-
平川 泰
広島市立大学情報科学科
-
平川 泰
広島市立大学
-
徳永 和也
広島市立大学大学院
-
ハンス ユルゲン
広島大学ナノデバイス・システム研究センター
-
佐々木 敬泰
広島市立大学情報科学部
-
徳永 和也
広島市立大学情報科学部情報工学科
-
三谷 陽介
広島市立大学
-
内田 裕志
広島大学ナノデバイス・システム研究センター
-
ユルゲン マタウシュハンス
広島大学 ナノデバイス・バイオ融合科学研究所
-
マタウッシュ ハンスユルゲン
広島大学ナノデバイス・システム研究センター
-
石黒 隆
太陽誘電株式会社
-
上口 光
広島大学ナノデバイス・システム研究センター
-
小出 哲士
広島大学ナノデバイス・バイオ融合科学研究所
-
石黒 隆
太陽誘電 (株)
-
平川 直樹
広島市立大学大学院情報科学研究科情報工学専攻
-
伴 大雅
広島市立大学大学院情報科学研究科情報工学専攻
-
梅田 賢一
広島市立大学大学院情報科学研究科
-
浅生 宗隆
広島市立大学大学院情報科学研究科
-
朱 兆旻
広島大学ナノデバイス・システム研究センター
-
頭山 哲也
広島市立大学大学院
-
山辺 裕樹
広島市立大学大学院情報科学研究科情報工学専攻
-
伴 大雅
広島市立大学大学院情報科学研究科
-
末吉 徹也
広島大学 ナノデバイス・システム研究センター
-
上口 光
広島大学大学院先端物質科学研究科,HiSIM研究センター
-
佐々木 敬泰
三重大学大学院工学研究科
-
近藤 利夫
三重大学大学院工学研究科
-
川本 智之
広島市立大学大学院情報科学研究科情報工学専攻
-
稲木 雅人
東京工業大学理工学研究科集積システム専攻
-
西村 直己
広島市立大学情報科学部:(現)ソニーlsiデザイン株式会社
-
小出 哲士
広島大学先端物質科学研究科半導体集積科学専攻
-
末吉 徹也
広島大学ナノデバイス・システム研究センター
-
前田 志
広島市立大学大学院情報科学研究科
-
ユルゲン マタウシュ
広島大学ナノデバイス・システム研究センター
-
北村 俊明
広島市立大学大学院情報科学研究科
-
西永 康弘
広島市立大学大学院情報科学研究科
-
内田 琢郎
広島市立大学大学院情報科学研究科
-
吉原 理記
広島市立大学大学院情報科学研究科情報工学専攻
-
北村 俊明
広島市立大学
-
市川 裕二
広島市立大学大学院情報科学研究科
-
近藤 利夫
三重大学工学部
-
マタウッシュ ハンス
広島大学ナノデバイス・システム研究センター
-
川本 智之
広島市立大学大学院情報科学研究科
-
平松 健
広島市立大学
-
ユルゲン マタウシュハンス
広島大学ナノデバイス・システム研究センター
-
吉原 理記
広島市立大学大学院情報科学研究科情報工学専攻:(現)株式会社ルネサステクノロジ
-
西永 康弘
広島市立大学大学院
-
稲木 雅人
広島市立大学大学院 情報科学研究科
-
戸口 博昭
広島市立大学大学院情報科学研究科情報工学専攻
-
小田 裕太郎
広島市立大学大学院情報科学研究科情報工学専攻
-
吉岡 佑記
広島市立大学大学院情報科学研究科情報工学専攻
-
稲木 雅人
広島市立大学情報科学研究科情報工学専攻
-
稲木 雅人
広島市立大学大学院情報科学研究科
-
マタウシュ ハンスユルゲン
広島大学
-
佐藤 正幸
ジェネシス・テクノロジ株式会社
-
中村 政智
広島市立大学大学院情報科学研究科情報工学専攻
-
佐藤 正幸
ジェネシス・テクノロジー株式会社
-
碧山 賢一
広島大学 ナノデバイス・システム研究センター
-
福田 健
広島市立大学大学院情報科学研究科情報工学専攻
-
羽田 隆二
広島市立大学大学院情報科学研究科情報工学専攻
-
梶山 恭弘
広島市立大学
-
梶山 恭弘
広島市立大学大学院情報科学研究科
-
玉置 貴俊
広島私立大学大学院情報科学研究科
-
谷川 一哉
広島私立大学大学院情報科学研究科情報工学専攻
-
野中 聡
旭川医科大学耳鼻咽喉科・頭頸部外科学講座
-
野中 源一郎
九州大学薬学部
-
野中 作太郎
九州電気専門学校
-
野中 薫雄
琉球大学医学部器官病態医科学講座皮膚科
-
淺枝 昌則
広島市立大学大学院情報科学研究科情報工学専攻
-
Mattausch Hans
広島大学大学院先端物質科学研究科,HiSIM研究センター
-
川端 英之
広島市立大学大学院情報科学研究科
-
鈴木 圭介
広島市立大学大学院情報科学研究科
-
窪田 昌史
広島市立大学情報科学部
-
碧山 賢一
広島大学ナノデバイス・システム研究センター
-
マタウシュハンス ユルゲン
広島大学ナノデバイス・システム研究センター
-
窪田 昌史
広島市立大学
-
白石 雄
広島市立大学
-
谷川 一哉
広島市大
-
弘中 哲夫
広島市大
-
吉田 典可
広島市立大学情報科学部情報工学科
-
北村俊明
広島市立大学情報科学研究科
-
田村 重喜
システム・インテグレイト・ラボ
-
深江 誠二
広島大学ナノデバイス・システム研究センター
-
大森 伸彦
広島大学ナノデバイス・システム研究センター
-
マタウッシュハンス ユルゲン
広島大学ナノデバイス・システム研究センター
-
佐々木 敬泰
三重大学 工学部 情報工学科
-
小出 哲士
広島大学 ナノデバイス・システム研究センター
-
マタウッシュハンス ユルゲン
広島大学 ナノデバイス・システム研究センター
-
マタウシュ ハンスユルゲン
広島大学ナノデバイス・システム研究センター
-
西村 直己
(現)ソニーLSIデザイン株式会社
-
ユルゲン マタウシュ
広島大学 ナノデバイス・バイオ融合科学研究所
-
Mattausch Hans
広島大学ナノデバイス・システム研究センター
-
伴 大賀
広島市立大学大学院情報科学研究科情報工学専攻
-
吉田 典可
広島市立大学情報科学部
-
吉田 典可
日本me学会専門別研究会:顎口腔機能研究会
-
峠本 謙
広島市立大学大学院情報科学研究科情報工学専攻
-
石黒 隆
広島市立大学大学院情報科学研究科情報工学専攻
-
玉置 貴俊
広島市立大学大学院情報科学研究科
-
吉田 典可
広島市立大学大学院 情報科学研究科
-
北村 俊明
広島市立大学情報科学部情報工学科
-
徳永 和也
三菱スペース・ソフトウエア
-
大森 伸彦
広島大学ナノデバイス・システム研究センター:(現)三洋電機株式会社
-
藤井 崇之
広島大学ナノデバイス・システム研究センター
-
竹内 健
広島市立大学情報科学部情報工学科
-
吉田 典可
広島市立大学大学院情報科学研究科情報工学専攻
-
小林 一彦
広島市立大学大学院情報科学研究科情報工学専攻
-
辻 拓郎
三重大学大学院工学研究科
-
斎藤 正嗣
広島市立大学情報科学部
-
末吉 徹也
広島大学,ナノデバイス・システム研究センター
-
碧山 賢一
広島大学,ナノデバイス・システム研究センター
-
小出 哲士
広島大学,ナノデバイス・システム研究センター
-
マタウシュハンスユルゲル マタウシュハンスユルゲル
広島大学,ナノデバイス・システム研究センター
-
マタウシュハンスユルゲル マタウシュハンスユルゲル
広島大学 ナノデバイス・システム研究センター
-
Mattausch Hans
広島大学
-
寺内 衛
広島私立大学大学院情報科学研究科情報工学専攻
-
国光 修司
広島私立大学大学院情報科学研究科情報工学専攻
-
田尾 恭平
広島私立大学大学院情報科学研究科
-
川端 英之
広島市立大学
-
上田 孝志
広島市立大学大学院情報科学研究科
著作論文
- 再構成デバイスMPLDの高密度実装に適した構成手法(デバイスアーキテクチャ2)
- MePの拡張機能を用いた再構成型プロセッサHy-DiSCの性能評価(リコンフィギャラブルアーキテクチャ)
- ビットシリアル演算器を用いた再構成型プロセッサDS-HIEにおけるデータフロー生成の最適化手法の提案(設計手法)
- 高精度浮動小数点演算用リコンフィギャラブルアクセラレータに用いる数学関数の実装手法に関する検討(応用3)
- MIPS R3000互換命令セットを持つソフトコアプロセッサとその利用例
- 疎結合型FPGAクラスタのためのオペレーティングシステム機能の試作(システムアーキテクチャ)
- ビットシリアル演算を導入した再構成型プロセッサにおける再構成部の性能評価(デバイスアーキテクチャ,リコンフィギャラブルシステムとその応用論文)
- ハイパフォーマンスコンピューティングを目指したMPLDアーキテクチャの検討(先端的コンピュータシステム技術及び一般)
- 再構成デバイスMPLDへの組み合わせ回路マッピング手法の検討(高信頼化技術・設計技術)
- 再構成デバイスとしても動作するメモリ(MPLD)の一実装例(リコンフィギャラブルアーキテクチャ1)
- 再構成デバイスとしても動作するメモリLSIの検討(設計手法,リコンフィギャラブルシステム,一般)
- ディジットシリアル浮動小数点演算器を用いた高精度FFT回路の設計検討(一般セッションC 設計と実装)
- バンク型多ポートメモリによる並列プロセッサ用キャッシュメモリの設計(新メモリ技術, メモリ応用技術, 一般)
- 高並列プロセッサのためのバンク構成レジスタファイル(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 非数値演算を効率良く実行する統合型トレースキャッシュの評価(アーキテクチャ一般及びチップマルチプロセッサ)(デザインガイア2003 : VLSI設計の新しい大地を考える研究会)
- 非数値演算を効率良く実行する統合型トレースキャッシュの評価
- キャッシュの有効利用率を上昇させる命令キャッシュ,トレースキャッシュ統合型キャッシュの提案
- 階層型多バンクメモリを用いた多ポートキャッシュの設計
- 再構成型プロセッサDS-HIEにおける入出力データ転送機構の検討(設計手法)
- 科学技術計算エンジンに使用するディジットシリアル浮動小数点演算器の開発(リコンフィギャラブルアーキテクチャ)
- 複数FPGAを有するシステムでのOS機能の試作と評価(システムアーキテクチャ)
- ディジットシリアル演算器を導入した動的再構成型アーキテクチャDS-HIE用コンパイラの開発(設計手法)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 可変パイプラインを用いた低消費エネルギープロセッサの設計と評価(プロセッサ・アーキテクチャ)
- 可変パイプライン手法によるプロトタイプ低消費エネルギープロセッサの設計(CPSY-5 マイクロアーキテクチャ)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- 多倍長浮動小数点演算アクセラレータHP-DSFPの開発と評価(計算機システム)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- IP開発ツール設計に於けるシステム設計から機器開発での問題点と対策
- 閉そく網を用いたオンチップバンク型多ポートメモリの検討と回路規模評価(VLSI設計技術とCAD)
- オンチップマルチプロセッサ用共有キャッシュの実現方式の検討とその性能面積評価(VLSIシステム)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価
- 多段結合網を用いた小面積な多バンクメモリの性能評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 多段結台網を用いた小面積な多バンクメモリの性能評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- MIPS R3000互換命令セットを持つソフトコアプロセッサとその利用例
- MIPS R3000互換命令セットを持つソフトコアプロセッサとその利用例
- 高精度な科学技術計算エンジン向きディジットシリアル浮動小数点演算器(リコンフィギャラブルアーキテクチャ)
- 多倍長浮動小数点用リコンフィギャラブルアクセラレータHP-DSFPのアプリケーション評価(数値計算)
- RSA暗号を高速化する再構成型プロセッサの検討(カスタムプロセッシング)
- 論理・配線資源を共用するMPLDのためのセルの過剰接近を抑えるレイアウト手法(ツール)
- K出力可能な閉そく網と非閉そく網を階層的に用いたバンク型マルチポートメモリの構成と評価(VLSI設計技術とCAD)
- 統合型トレースキャッシュにおける分岐予測器のシミュレーション評価(一般セッションF Funny Architecture II)
- MPLDアーキテクチャのための配置配線支援ツール(ツール)
- ディジットシリアル演算を導入した再構成型アーキテクチャの性能評価(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- DS-HIEアーキテクチャにおける配線構造の検討(リコンフィギャラブルアーキテクチャ1)
- ディジット幅変換機能付きメモリの提案とその応用(リコンフィギャラブルアーキテクチャ1)
- 動的再構成型アーキテクチャ同士の比較を狙ったベンチマークの開発(リコンフィギャラブルアーキテクチャII,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- Ethernetによる疎結合型FPGAクラスタシステムのためのOS機能(デザインガイア2010 : VLSI設計の新しい大地)
- 複数の異なるアプリケーションを用いたFPGAベース・リコンフィギュラブルシステム用OSの性能評価(システムアーキテクチャ)
- C-6 再構成型アーキテクチャPARSにおけるプログラムのマッピング : 条件判断を伴うプログラムのマッピング(LSI設計,C.アーキテクチャ・ハードウェア)
- 階層型多バンクメモリを用いた多ポートキャッシュの設計
- 階層型多バンクメモリを用いた多ポートキャッシュの設計
- マルチバンク構成レジスタファイルを用いたプロセッサにおけるレジスタアクセス・スケジューリング機構の構成と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- マルチバンク構成レジスタファイルを用いたプロセッサにおけるレジスタアクセス・スケジューリング機構の構成と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- マルチバンク構成レジスタファイルを用いたスーパスカラプロセッサの構成方式に関する検討
- マルチバンク構造による小面積多ポートレジスタファイル
- マルチバンク構造による小面積多ポートレジスタファイル
- マルチバンク構造による小面積多ポートレジスタファイル
- メモリジェネレータを用いたバンク型マルチポートメモリの速度・面積評価(VLSI回路,デバイス技術(高速,低電圧,低電力))
- メモリジェネレータを用いたバンク型マルチポートメモリの速度・面積評価(VLSI回路,デバイス技術(高速,低電圧,低電力))
- リコンフィギュラブルシステムのためのオペレーティングシステム機能の試作(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理を考慮したコードスケジューリング(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理(設計手法とシステムソフトウェア)
- バンク型マルチポートメモリを用いたスイッチアーキテクチャ(プロセッサアーキテクチャ)
- 再構成型アーキテクチャ用のOS機能とプログラミングモデル(設計手法とシステムソフトウェア)
- 可変パイプライン構造による低消費電力技術を用いた浮動小数点演算器の実装および評価(ARC-3: 低電力アーキテクチャ1, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
- スーパスカラ向けマルチバンクレジスタファイルの詳細設計(CPSY-5 マイクロアーキテクチャ)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- デジットシリアル演算を用いた再構成型アーキテクチャの検討(演算手法,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- 標準CMOSロジックプロセスで実現する不揮発性化した再構成デバイスの検討(デバイスアーキテクチャ)
- 再構成可能デバイスMPLD^の配置設計におけるネット単位ムーブ手法の検討と評価(再構成回路,物理設計及び一般)
- 合議制アルゴリズムのアプリケーションを用いたリコンフィギャラブルシステムの評価(動的再構成システム)
- 再構成型プロセッサDS-HIEにおける電力計測プログラムによる性能評価(アプリケーション)
- 粗粒度リコンフィギュラブルプロセッサの動向
- 再構成型プロセッサDS-HIEにおける開平演算の実装(数値計算と高速化)