初田 幸輔 | 株式会社東芝セミコンダクター社半導体研究開発センター
スポンサーリンク
概要
関連著者
-
初田 幸輔
株式会社東芝セミコンダクター社半導体研究開発センター
-
初田 幸輔
(株)東芝セミコンダクター社soc研究開発センター
-
藤田 勝之
(株)東芝セミコンダクター社SoC研究開発センター
-
大澤 隆
(株)東芝セミコンダクター社SoC研究開発センター
-
大澤 隆
(株)東芝セミコンダクター社半導体研究開発センター
-
藤田 勝之
Center For Semiconductor R&d Toshiba Corporation
-
大澤 隆
(株)東芝 セミコンダクター社 半導体研究開発センター
-
浜本 毅司
(株)東芝セミコンダクター社
-
篠 智彰
(株)東芝マイクロエレクトロニクス研究所
-
中島 博臣
(株)東芝セミコンダクター社SoC研究開発センター
-
南 良博
(株)東芝セミコンダクター社SoC研究開発センター
-
東 知輝
東芝マイクロエレクトロニクス(株)
-
森門 六月生
(株)東芝セミコンダクター社SoC研究開発センター
-
井納 和美
(株)東芝セミコンダクター社SoC研究開発センター
-
篠 智彰
(株)東芝セミコンダクター社半導体研究開発センター
-
中島 博臣
(株)東芝セミコンダクター社半導体研究開発センター
-
南 良博
(株)東芝セミコンダクター社半導体研究開発センター
-
篠 智彰
(株)東芝セミコンダクター社soc研究開発センター
-
篠 智彰
(株)東芝 研究開発センター 先端半導体デバイス研究所
-
青木 伸俊
(株)東芝セミコンダクター社SoC研究開発センター
-
谷本 弘吉
(株)東芝研究開発センターデバイスプロセス開発センター
-
坂本 篤史
東芝情報システム(株)
-
楠 直樹
(株)東芝セミコンダクター社SoC研究開発センター
-
仁田山 晃寛
(株)東芝セミコンダクター社SoC研究開発センター
-
仁田山 晃寛
(株)東芝 セミコンダクター社 半導体研究開発センター
-
仁田山 晃寛
(株)東芝 セミコンダクター社
-
青木 伸俊
(株)東芝研究開発センターデバイスプロセス開発センター
-
青木 伸俊
マイクロエレクトロニクス研
-
青木 伸俊
(株)東芝soc開発センター
-
青木 伸俊
東芝セミコンダクター社半導体研究開発センター
-
楠 直樹
(株)東芝セミコンダクター社半導体研究開発センター
-
谷本 弘吉
(株)東芝セミコンダクター社soc研究開発センター
-
滋賀 秀裕
株式会社東芝セミコンダクター社半導体研究開発センター
-
高島 大三郎
株式会社東芝セミコンダクター社半導体研究開発センター
-
白武 慎一郎
株式会社東芝セミコンダクター社半導体研究開発センター
-
穂谷 克彦
株式会社東芝セミコンダクター社半導体研究開発センター
-
宮川 正
株式会社東芝セミコンダクター社半導体研究開発センター
-
荻原 隆
株式会社東芝セミコンダクター社半導体研究開発センター
-
福田 良
株式会社東芝セミコンダクター社半導体研究開発センター
-
滝澤 亮介
株式会社東芝セミコンダクター社半導体研究開発センター
-
松岡 史宜
株式会社東芝セミコンダクター社半導体研究開発センター
-
長冨 靖
株式会社東芝セミコンダクター社半導体研究開発センター
-
橋本 大輔
株式会社東芝セミコンダクター社半導体研究開発センター
-
西村 久明
株式会社東芝セミコンダクター社半導体研究開発センター
-
日岡 健
株式会社東芝セミコンダクター社半導体研究開発センター
-
堂前 須弥子
株式会社東芝セミコンダクター社半導体研究開発センター
-
高島 大三郎
(株)東芝セミコンダクター社
-
渡辺 重佳
(株)東芝技術企画室
-
渡辺 重佳
(株)東芝 セミコンダクター社
-
谷本 弘吉
東芝 研究開発セ デバイスプロセス開発セ
-
滋賀 秀裕
(株)東芝セミコンダクター社半導体研究開発センター
-
橋本 大輔
(株)東芝セミコンダクター社半導体研究開発センター
-
高島 大三郎
(株)東芝セミコンダクター社半導体研究開発センター
-
渡辺 重佳
(株)東芝 Ulsi研究所
著作論文
- FeRAMの概要と1.6GB/s DDR2 128Mb Chain FeRAM_[○!R](メモリ技術)
- 90nm node CMOSプロセスによる128Mb-FBC(Floating Body Cell)メモリの技術開発(新メモリ技術とシステムLSI)
- 90nmCMOSプロセスによる128Mb-FBC(Floating Body Cell)メモリの技術開発(先端CMOSデバイス・プロセス技術)
- FBCを用いた333MHzランダムサイクルDRAM(プロセッサ, DSP, 画像処理技術及び一般)
- SOI上の1Tゲインセル(FBC)を用いた128MビットDRAM(新メモリ技術, メモリ応用技術, 一般, ISSCC特集2 DRAM)
- FBCを用いた333MHzランダムサイクルDRAM(プロセッサ, DSP, 画像処理技術及び一般)
- FBCを用いた333MHzランダムサイクルDRAM(プロセッサ, DSP, 画像処理技術及び一般)
- FBCを用いた333MHzランダムサイクルDRAM(プロセッサ, DSP, 画像処理技術及び一般)