田島 貢 | 富士通マイクロエレクトロニクス
スポンサーリンク
概要
関連著者
-
杉井 寿博
(株)富士通研究所
-
福留 秀暢
富士通マイクロエレクトロニクス株式会社
-
保坂 公彦
富士通マイクロエレクトロニクス株式会社
-
籾山 陽一
富士通マイクロエレクトロニクス株式会社
-
佐藤 成生
富士通マイクロエレクトロニクス株式会社
-
杉井 寿博
富士通マイクロエレクトロニクス株式会社
-
池田 圭司
(株)富士通研究所
-
池田 圭司
半導体miraiプロジェクト 技術研究組合 超先端電子技術開発機構(mirai-aset)
-
大田 裕之
富士通研究所
-
川村 和郎
富士通マイクロエレクトロニクス
-
福留 秀暢
富士通研究所
-
田島 貢
富士通マイクロエレクトロニクス
-
岡部 堅一
富士通マイクロエレクトロニクス
-
池田 圭司
富士通研究所
-
保坂 公彦
富士通研究所
-
籾山 陽一
富士通研究所
-
佐藤 成生
富士通研究所
-
杉井 寿博
富士通研究所
-
岡部 堅一
富士通株式会社
-
田島 貢
富士通株式会社
-
大田 裕之
富士通研究所、あきる野テクノロジセンター
-
杉井 寿博
富士通研究所 デバイス開発部
-
佐藤 成生
富士通研究所先端cmos開発部
-
籾山 陽一
富士通(株)
-
福留 秀暢
富士通マイクロエレクトロニクス
-
杉井 寿博
富士通マイクロエレクトロニクス
著作論文
- ハイブリッド・ゲート構造(NMOS:不純物閉じ込め層/PMOS:FLAによるNi-FUSI)を有する高性能サブ35nmバルクCMOSFET : ハイブリッド・ゲート構造(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ハイブリッド・ゲート構造(NMOS:不純物閉じ込め層/PMOS:FLAによるNi-FUSI)を有する高性能サブ35nmバルクCMOSFET : ハイブリッド・ゲート構造(低電圧/低消費電力技術,新デバイス・回路とその応用)