動的リコンフィギャラブルプロセッサの低電力化 (集積回路)
スポンサーリンク
概要
著者
関連論文
-
MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(計算機システム)
-
5K-7 省電力MIPSプロセッサコア評価のための計算機システムのFPGAによる試作(マルチスレッドと省電力,学生セッション,アーキテクチャ)
-
FPGAアレイCubeを用いたレーベンシュタイン距離計算の性能評価(応用1)
-
グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
-
グラフィックプロセッサを用いた自己組織化マップの実装と評価(GPU,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
-
ClearSpeed製SIMD型マルチコアプロセッサにおける並列アプリケーション実行時間予測手法の検討(ARC-3 : 性能評価およびモデリング,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
-
動的リコンフィギャラブルデバイスにおける電力分析と低電力化手法の検討(コンピュータシステム)
-
ClearSpeed製SIMDプロセッサの通信性能評価(ネットワークオンチップとマルチコア,2009年並列/分散/協調処理に関する『仙台』サマー・ワークショップ(SWoPP仙台2009))
-
ハイパフォーマンスコアとローパワーコアの組み合わせにおける細粒度動的スリープ制御の実装と評価(組込みシステムプラットフォーム)
-
Network-on-Chipにおけるエラー検出・訂正方式に関する研究(ネットワークオンチップとマルチコア,2009年並列/分散/協調処理に関する『仙台』サマー・ワークショップ(SWoPP仙台2009))
-
メッセージ頭部の格納場所切替によるメッセージ交換の高速化(ARC-8 : 通信,2007年並列/分散/協調処理に関する『旭川』サマー・ワークショップ(SWoPP旭川2007))
-
再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案 (リコンフィギャラブルシステム)
-
マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案 (リコンフィギャラブルシステム)
-
ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
-
マルチパスイーサネットにおけるOn/Offリンクアクティベーション法の評価(ネットワーク,クラウド及び一般)
-
レーベンシュタイン距離と最小二乗法を用いた標識認識アルゴリズム
-
動的リコンフィギャラブルデバイスにおける構成情報配送のためのマルチキャスト手法の検討(コンピュータシステム)
-
Dua-Vthセルの利用による動的リコンフィギャラブルプロセッサのリーク電力削減の評価(デバイスアーキテクチャ1)
-
動的リコンフィギャラブルプロセッサMuCCRA-3の実機評価(リコンフィギャラブルアーキテクチャ)
-
FPGAを用いた汎用生化学シミュレータにおけるハードウェアモジュール自動生成アルゴリズムの実機評価(リコンフィギャラブル応用)
-
CFD専用計算機FLOPS-2Dへ向けたUPACS制限関数群モジュール化の検討(リコンフィギャラブル応用)
-
FPGAによるUPACSサブルーチンの高速化(リコンフィギャラブル応用)
-
低遅延オンチップネットワークのための予測ルータの評価(組込みシステムプラットフォーム)
-
C言語実装を用いたインタプリタ方式の命令エミュレーション性能の向上(コンピュータシステム)
-
低エネルギーを目的とした大規模リコンフィギャラブルプロセッサアレイSMAの予備評価(リコンフィギャラブルアーキテクチャ,デザインガイア2008-VLSI設計の新しい大地)
-
Rearrangeable NoC:配線遅延を考慮した分散ルータアーキテクチャ(Inventive and Creative Architecture特別セッションIII)
-
省電力MIPSプロセッサにおけるOSの試作とシミュレーションによる電力評価(セッション7:資源管理)
-
性能予測モデルの学習と実行時性能最適化機構を有する省電力化スケジューラ(省電力方式)
-
MIPS R3000プロセッサにおける細粒度動的スリープ制御の実装と評価(低消費電力)
-
多様な資源を事前予約で同時確保するためのグリッドコアロケーションシステムフレームワークGridARS(グリッド)
-
MIPS R3000における細粒度動的スリープ方式の提案(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
スレッドレベル並列性を活かす科学技術計算用FPGAシステムの提案(Inventive and Creative Architecture特別セッションIII)
-
FPGAを用いた生化学シミュレータにおける反応速度式の類似性に着目した演算パイプライン自動結合アルゴリズム(リコンフィギャラブル応用)
-
FPGA上でのシミュレーションに向けた生化学モデルコンパイラの実装(コンピュータシステム)
-
FPGAを用いた生化学シミュレータにおける入力ポート制約を考慮した演算パイプラインスケジューリング(応用3)
-
高速アルゴリズムを適用したデータ駆動型確率モデル生化学シミュレータのFPGAへの実装と評価(応用事例,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
-
低消費電力システムSilent Mega Array(Inventive and Creative Architecture特別セッションI)
-
動的リコンフィギャラブルプロセッサの低電力化 (画像工学)
-
動的リコンフィギャラブルプロセッサの低電力化 (集積回路)
-
動的リコンフィギャラブルプロセッサの低電力化 (信号処理)
-
ExpEtherにおけるRDMA通信のためのソフトウェア環境の構築(ARC-10:クラスタ技術,2008年並列/分散/協調処理に関する『佐賀』サマー・ワークショップ(SWoPP佐賀2008))
-
ExpEtherにおけるRDMA通信機構の実装(メッセージ通信,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2008))
-
Ether-Forwarding Engineを用いたRDMAコントローラの設計と実装(コンピュータシステム技術1,組込み技術とネットワークに関するワークショップ ETNET2010)
-
Cell Broadband Engineを用いたスレッド仮想化環境の提案(ディペンダブルアーキテクシャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
-
Impulse Cを用いたLine-Basedアーキテクチャ二次元離散ウェーブレット変換のFPGAへの実装(回路合成,組込み技術とネットワークに関するワークショップ ETNET2010)
-
動的リコンフィギャラブルプロセッサMuCCRAの結合網に関する研究(バス・配線アーキテクチャ,FPGA応用及び一般)
-
Impulse Cを用いた車載向け低コスト顔向き認識システムのFPGAへの実装 (リコンフィギャラブルシステム)
-
動的リコンフィギャラブルシステムの最近の動向
-
マルチパスイーサネットにおける省電力On/Offリンクアクティベーション法(インターコネクト/MPI通信ライブラリ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
-
革新的電源制御による超低消費電力高性能システムLSIの構想(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
革新的電源制御による超低消費電力高性能システムLSIの構想(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
パワーゲーティングを適用した動的リコンフィギャラブルプロセッサの設計と評価(デバイスアーキテクチャ)
-
ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
-
AT-2-1 動的リコンフィギャラブルプロセッサMuCCRA(AT-2.リコンフィギュラブルデバイスとCAD技術,パネルセッションチュートリアルセッション,ソサイエティ企画)
-
コア温度情報を用いたOSによる細粒度パワーゲーティング制御方式の設計
-
エラー検出・再送機能を備えた低消費電力オンチップルータの設計
-
誘導結合による3次元積層チップおよび転送技術の提案
-
並列分散処理環境RHiNET-2システムの実装と評価(コンピュータシステム)
-
ハイパフォーマンスコアとローパワーコアの組み合わせにおける細粒度動的スリープ制御の実装と評価(組込みシステムプラットフォーム)
-
ハイパフォーマンスコアとローパワーコアの組み合わせにおける細粒度動的スリープ制御の実装と評価(組込みシステムプラットフォーム)
-
ワイヤレス3-D NoCのための通信プロトコルの検討
-
OpenCL互換アクセラレータのマルチノード環境における開発負担軽減のためのミドルウェアの実装
-
OpenCL互換アクセラレータのマルチノード環境における開発負担軽減のためのミドルウェアの実装
-
ストリームアプリケーション向け大規模FPGAアレイCUBEの性能評価
-
動的リコンフィギャラブルプロセッサの低電力化
-
CMPにおけるオンチップルータの細粒度パワーゲーティングの評価
-
細粒度パワーゲーティングを制御するOSの資源管理方式
-
細粒度パワーゲーティングを制御するOSの資源管理方式
-
動的リコンフィギャラブルデバイスにおけるデータバスコンフィギュレーションを用いた構成情報転送時間削減手法の提案(計算機システム)
-
単フリット・単サイクルルータを用いたNoC向け非最短完全適応型ルーティング
-
細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
-
細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
-
省電力MIPSプロセッサを実現するFPGAにおけるOSの開発と評価
-
細粒度Power Gatingを適用したVLIW型プロセッサの実装と評価
-
NoCのための多電源可変パイプラインルータ
-
誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
-
誘導結合を用いたフィールドスタッカブルCMPのための3-D NoCアーキテクチャの検討
-
動的再構成プロセッサアレイMuCCRA-3のマルチコア化の研究(リコンフィギャラブルアーキテクチャ)
-
再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案(アーキテクチャ)
-
マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案(アーキテクチャ)
-
動的リコンフィギャラブルプロセッサMuCCRA-3向け開発ツールの整備(開発環境,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサMuCCRA-3向け開発ツールの整備(開発環境,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサMuCCRA-3向け開発ツールの整備(開発環境,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
-
超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
-
多電源電圧方式による動的再構成プロセッサの低消費電力化および電圧マッピング手法の提案 (リコンフィギャラブルシステム)
-
低消費電力アクセラレータSLD-2の実装と評価(低消費電力化)
-
低電力アクセラレータSLD-1におけるアプリケーションプログラムの最適化(低消費電力化)
-
低電力アクセラレータCMA-1におけるウェーブパイプラインの適用(デバイスアーキテクチャ)
-
多電源電圧方式による動的再構成プロセッサの低消費電力化および電圧マッピング手法の提案(デバイスアーキテクチャ)
-
動的再構成プロセッサアレイMuCCRA-3のメモリコントローラの研究 (リコンフィギャラブルシステム)
-
再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案 (コンピューティングシステム Vol.4 No.4)
-
動的再構成プロセッサアレイMuCCRA-3のメモリコントローラの研究(デバイスアーキテクチャと性能評価技術)
もっと見る
閉じる
スポンサーリンク