木村 優之 | 慶應義塾大学情報工学科
スポンサーリンク
概要
関連著者
-
木村 優之
慶應義塾大学情報工学科
-
天野 英晴
慶應義塾大学理工学部
-
天野 英晴
慶應義塾大学
-
天野 英晴
慶應義塾大学理工学部情報工学科
-
天野 英晴
慶應義塾大学 理工学部
-
宇佐美 公良
芝浦工業大学
-
宇佐美 公良
芝浦工業大学工学部
-
宇佐美 公良
芝浦工業大学情報工学科
-
齊藤 貴樹
慶應義塾大学
-
弘中 和衛
慶應義塾大学情報工学科
-
小崎 信明
慶應義塾大学理工学部
-
小崎 信明
慶應義塾大学理工学研究科
-
小崎 信明
慶應義塾大学大学院理工学研究科
-
安田 好宏
慶應義塾大学理工学研究科
-
宇佐美 公良
芝浦工業大学工学部情報工学科
-
池淵 大輔
慶應義塾大学
-
並木 美太郎
東京農工大学
-
近藤 正章
電気通信大学
-
中村 宏
東京大学
-
近藤 正章
筑波大学電子・情報工学系:(現)東京大学先端科学技術研究センター
-
中村 宏
東京大学工学部
-
天野 英晴
慶應義塾大学大学院理工学研究科計算機科学専攻
-
中村 宏
東京大学工学部電気工学科
-
天野 英晴
慶應義塾大学大学院理工学研究科開放環境科学専攻コンピュータ科学専修
-
斉藤 貴樹
慶應義塾大学理工学部
-
天野 英晴
慶応義塾大学
-
木村 優之
慶応義塾大学理工学部
-
木村 優之
慶応義塾大学大学院
-
天野 英晴
慶應義塾大学大学院理工学研究科
-
山本 辰也
芝浦工業大学 工学部 情報工学科
-
山本 辰也
芝浦工業大学
-
弘中 和衛
慶応義塾大学大学院
-
早川 勇輝
芝浦工業大学大学院工学研究科電気電子情報工学専攻
-
宇佐美 公良
芝浦工業大学工学情報工学科
-
弘中 和衛
慶應義塾大学大学院理工学研究科
-
宇佐美 公良
株式会社 東芝 セミコンダクター社
-
天野 英晴
慶応義塾大学大学院理工学研究科
-
佐々木 瑛一
慶応義塾大学理工学部
-
齊藤 貴樹
慶応義塾大学理工学部
-
並木 美太郎
東京農工大学工学部電子情報工学科
-
佐々木 瑛一
慶應義塾大学理工学部
-
伊澤 麻衣
慶應義塾大学理工学部
-
伊澤 麻衣
慶應義塾大学大学院理工学研究科
著作論文
- 再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案 (リコンフィギャラブルシステム)
- マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案 (リコンフィギャラブルシステム)
- 動的リコンフィギャラブルプロセッサの低電力化 (画像工学)
- 動的リコンフィギャラブルプロセッサの低電力化 (集積回路)
- 動的リコンフィギャラブルプロセッサの低電力化 (信号処理)
- 動的リコンフィギャラブルプロセッサの低電力化
- 動的再構成プロセッサアレイMuCCRA-3のマルチコア化の研究(リコンフィギャラブルアーキテクチャ)
- 再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案(アーキテクチャ)
- マルチコンテキスト型動的リコンフィギャラブルプロセッサからコンテキストメモリをなくす方法の提案(アーキテクチャ)
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の実機評価(FPGAアクセラレーター,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
- 超低電力アクセラレータSLD(Silent Large Datapath)の提案(FPGAアクセラレーター,FPGA応用及び一般)
- 低消費電力アクセラレータSLD-2の実装と評価(低消費電力化)
- 低電力アクセラレータSLD-1におけるアプリケーションプログラムの最適化(低消費電力化)
- 低電力アクセラレータCMA-1におけるウェーブパイプラインの適用(デバイスアーキテクチャ)
- 再構成回数削減による動的リコンフィギャラブルプロセッサの消費電力削減手法の提案 (コンピューティングシステム Vol.4 No.4)