Impulse Cを用いたLine-Basedアーキテクチャ二次元離散ウェーブレット変換のFPGAへの実装(回路合成,組込み技術とネットワークに関するワークショップ ETNET2010)
スポンサーリンク
概要
- 論文の詳細を見る
二次元の離散ウェーブレット変換はJPEG2000で画像の圧縮に採用されており、従来のJPEGに用いられる離散コサイン変換よりも原理的にノイズの発生が少ない。しかし、離散コサイン変換に比べ圧縮率が低く、その計算過程もメモリアクセスが頻繁で組み込み用途には不向きである。画像処理のようなホストプロセッサとのデータ通信が欠かせないアプリケーションのハードウェア実装では、通信方式やオフロードする処理の選定に一定の実装経験とプロトタイピングが必要となる。その際、コストや開発期間の短縮のためFPGAが用いられるが、複雑なアプリケーションでは、プロトタイピングそのものに時間がかかってしまう。その解決策として近年注目されている高位合成言語は、標準ANSI-CからRTLを自動生成することでコスト・開発期間の短縮化を図るものである。本研究では、高位合成言語Impulse Cを用いて、Daubechiesのウェーブレットを基底とし、実用的なLine-Basedアーキテクチャの二次元離散ウェーブレット変換をFPGA上への実装を試みた。その結果、ソフトウェアでの実行時間と比較して5.29 倍程度の性能を達成した。
- 2010-03-19
著者
-
天野 英晴
慶応義塾大学
-
新井 正敏
日本原子力研究開発機構
-
宮島 敬明
慶応義塾大学理工学部
-
新井 正敏
カルソニックカンセイ(株)先行開発本部
-
天野 英晴
慶應義塾大学理工学部
-
宮島 敬明
慶應義塾大学理工学部
-
天野 英晴
慶應義塾大学 理工学部
-
宮島 敬明
慶應義塾大学大学院理工学研究科
関連論文
- 動的再構成プロセッサアレイMuCCRA-3のマルチコア化の研究 (リコンフィギャラブルシステム)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- 単結晶中性子回折を用いた物性物理研究について
- (2)パネル討論 : アーキテクチャ研究の将来(150回研究会記念特別企画)
- パルス中性子小中角散乱装置によるナノ構造評価の新展開
- WASMII:データ駆動型制御機構をもつMPLD
- MDX(MultiDimensional Crossbar) : 大規模並列計算機用結合網クラス
- 22pYB-4 イオン伝導ガラスの非弾性中性子散乱(22pYB 領域6,領域5合同シンポジウム:超イオン導電体と溶融塩の接点:構造とイオンダイナミクス,領域6(金属,超低温,超伝導・密度波))
- 大強度陽子加速器施設J-PARC : 物質・生命科学実験施設を中心として
- Ether-Forwarding Engineを用いたRDMAコントローラの設計と実装 (ディペンダブルコンピューティング)
- Ether-Forwarding Engineを用いたRDMAコントローラの設計と実装(コンピュータシステム技術1,組込み技術とネットワークに関するワークショップ ETNET2010)
- Cell Broadband Engineを用いたスレッド仮想化環境の提案(ディペンダブルアーキテクシャ及び仮想化,ディペンダブルコンピューティングシステム及び一般)
- Impulse Cを用いたLine-Basedアーキテクチャ二次元離散ウェーブレット変換のFPGAへの実装(回路合成,組込み技術とネットワークに関するワークショップ ETNET2010)
- 世界最強パルス中性子施設J-PARCの稼動開始
- 大強度陽子加速器施設"J-PARC"と磁性研究への期待
- 25pQC-2 現状と組織(領域10,領域3,領域8,領域12合同シンポジウム 動き出したJ-PARC-中性子・ミュオンが拓くサイエンスフロンティア-,領域12,ソフトマター物理,化学物理,生物物理)
- 25pQC-2 現状と組織(動き出したJ-PARC-中性子・ミュオンが拓くサイエンスフロンティア-,領域10,領域3,領域8,領域12合同シンポジウム,領域10,誘電体,格子欠陥,X線・粒子線,フォノン物性)
- 25pQC-2 現状と組織(25pQC 領域10,領域3,領域8,領域12合同シンポジウム 動き出したJ-PARC-中性子・ミュオンが拓くサイエンスフロンティア-,領域3(磁性,磁気共鳴))
- 中性子源及び建設中・計画中の装置の概要
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- RHiNETの高速通信ライブラリPMv2による評価
- RHiNETの高速通信ライブラリPMv2による評価
- MDX(MultiDimensional Crossbar) : 大規模並列計算機用結合網クラス
- 超並列計算機JUMP-1における分散共有メモリ管理プロセッサMBP-light(並列処理)
- 超並列計算機JUMP-1におけるMBP Core Architectureの評価
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- ランタイムパワーゲーティングを適用したMIPS R3000プロセッサの実装設計と評価(低消費電力化技術)
- 教育用パイプライン処理マイクロプロセッサPICO^2の開発
- スケジューリングを考慮した多段結合網スイッチチップの実装
- 実レイアウトによるクロスバの性能評価
- マルチFPGAプラットフォームFLOPS-2Dにおける演算パイプラインの実装(リコンフィギャラブル応用3)
- Impulse Cを用いたLine-Basedアーキテクチャ二次元離散ウェーブレット変換のFPGAへの実装(回路合成,組込み技術とネットワークに関するワークショップETNET2010)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- ランタイムパワーゲーティングを適用した回路での検証環境と電力見積もり手法の構築(低消費電力化技術)
- Impulse Cを用いた離散ウェーブレット変換のFPGAへの実装(アプリケーション1,FPGA応用及び一般)
- Impulse Cを用いた離散ウェーブレット変換のFPGAへの実装(アプリケーション1,FPGA応用及び一般)
- Impulse Cを用いた離散ウェーブレット変換のFPGAへの実装(アプリケーション1,FPGA応用及び一般)
- 1-flitパケット構造を利用した非最短型完全適応ルーティング(バス・配線アーキテクチャ,FPGA応用及び一般)
- H.264エンコーダのコア関数のSTPエンジンへの実装(アプリケーションとシミュレーション,デザインガイア2009 VLSI設計の新しい大地)
- マルチグレイン並列処理を利用したソフトウェア制御キャッシュの開発
- マルチグレイン並列処理を利用したソフトウェア制御キャッシュの開発
- ハードウエア設計のマルチコンテキスト化手法
- 動的再構成プロセッサアレイMuCCRA-3のマルチコア化の研究(リコンフィギャラブルアーキテクチャ)
- FPGAにおける演算パイプライン共有化のためのデータパス分類手法の提案(高信頼化技術・設計技術)
- 中性子科学への招待 : 中性子入門
- FPGA実装されたストリーム暗号CryptMTの評価(セキュリティ応用,デザインガイア2009 VLSI設計の新しい大地)
- LANにおける音声/静止画/データ複合通信の制御法
- 並列計算機(SM)^2-IIへの汎用ニューラル・ネットワーク・シミュレータの実装
- 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサMuCCRA-3向け開発ツールの整備(開発環境,FPGA応用及び一般)
- クロスバ接続による3次元Network-on-Chip向け多層型トポロジ(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- クロスバ接続による3次元Network-on-Chip向け多層型トポロジ(オンチップ・ネットワーク,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- 非同期スイッチの試作
- 仮想ハードウェアWASMIIシステム用コンパイラの実装と評価
- マルチFPGAシステムFLOPS-2Dに向けたパイプライン構築手法の検討(HPCとアーキテクチャ,デザインガイア2009 VLSI設計の新しい大地)
- 多次元構造を持つMIN(並列処理)
- DIMMスロット搭載型ネットワークインタフェースDIMMnet-1の試作
- 動的リコンフィギャラブルプロセッサプロジェクトMuCCRA : コンフィギャラブル設計環境、省電力化、三次元ワイヤレス接続(新しいシステムLSIの展望,デザインガイア2009 VLSI設計の新しい大地)
- Implementation and evaluation of a high speed license plate recognition system on an FPGA
- レーベンシュタイン距離を用いた道路標識アルゴリズムのFPGA実装(リコンフィギャラブル応用)
- DIMMnet-1プロトタイプによるバンド幅と大域演算性能の評価
- 超並列計算機に向き結合網:RDT
- Impulse Cを用いた車載向け低コスト顔向き認識システムのFPGAへの実装(デザインガイア2010 : VLSI設計の新しい大地)
- J-PARCの先端的中性子実験装置群--基礎研究から産業応用まで貢献 (特集 量子ビームが開く世界--中性子産業利用の展開)
- 中性子によるナノ構造と材料評価
- 海外における中性子利用の現状と将来 (特集 中性子の産業利用を目指して)
- 可変構造型デバイスを用いた神経回路網シミュレータの実現に関する検討(一般セッションF Funny Architecture II)
- 並行プロセス記述言語NCCの改良
- 並列計算機テストベッドATTEMPTの概観
- バス結合型並列計算機の交信用メモリの性能評価 (並列処理)
- 並列計算機テストベッドATTEMPTの実装と評価
- 効率良い並列処理をサポートするローカルエリア向けネットワークスイッチ
- マルチグレインDSMをサポートするWSクラスタJUMP-1/3
- 科学技術計算用並行記述言語NCC/iのプログラミング環境
- 高速通信インタフェースDIMMnet-1における通信プリミティブの実装と評価
- 軽量メモリーベース通信のためのネットワークインタフェース
- Pruning Cacheを用いた分散共有メモリのディレクトリ構成法(並列処理)
- ローカルメモリを持つマルチプロセッサにおけるアプリケーションの最適化
- 並列計算機のための相互結合網シミュレータSPIDER
- 格子状接続並列計算機用マッピング : ローリングマッピングの効率的なPUアレイの実装例
- ハイパークロス網の拡張について
- 超並列向き結合網Recursive Diagonal Torusの諸特性
- 相互結合網RDTにおけるadaptive routing
- ニューラルネットワークに基づく細密配線アルゴリズムの並列計算機上への実装
- ニューラルネットワークに基づく並列自動配線アルゴリズム
- ATTEMPTのキャッシュコヒーレンシィプロトコル
- 分散型離散系シミュレーションのためのスケジューリング、マッピング手法の検討
- ATTEMPTの同期機構
- SSS型のMINにおけるhot spotの影響とメッセージ結合の効果
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- 動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
- SSS-MIN用LSIチップの実装
- PE直結型動的リコンフィギャラブルプロセッサMuCCRA-Dの提案(リコンフィギャラブルプロセッサ,リコンフィギャラブルシステム,一般)
- ATTEMPTにおけるIEEE Futurebusインタフェース
- 光結合によるマルチリードライトメモリ
- 多重出力可能なMINの性能評価
- 軽量メモリベース通信用ネットワークルータ