等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
スポンサーリンク
概要
- 論文の詳細を見る
This paper proposes a new RTL power estimation method based on power contour model. This model realizes an accurate and efficient power estimation. The experimental results show that the max error is reduced by 56.19%, and RMS error is also reduced by 3.41% from the conventional table-based RTL power estimation.
著者
-
冨山 宏之
立命館大学理工学部
-
川内 裕文
立命館大学大学院理工学研究科
-
冨山 宏之
立命館大学理工学部電子情報デザイン学科
-
福井 正博
立命館大学
-
谷口 一徹
立命館大学
-
谷口 一徹
立命館大学 理工学部 電子情報デザイン学科
-
川内 裕文
立命館大学 大学院理工学研究科 創造理工学専攻
-
冨山 宏之
立命館大学
-
冨山 宏之
立命館大学 理工学部 電子情報デザイン学科
関連論文
- GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
- GPUを用いた超並列電源シミュレータの一検討(低消費電力設計,システムオンシリコンを支える設計技術)
- 高位合成を有効活用するか?活用をあきらめるか?(システム設計及び一般)
- 高位合成を有効活用するか?活用をあきらめるか?(パネル討論,システム設計及び一般)
- 超高精細映像のJPEG2000エンコーダVLSIアーキテクチャの検討(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- 実行トレースマイニングを用いたタスク内DVFSに有効なチェックポイント抽出手法
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(システム設計及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(微細化関連技術,システム設計及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電圧および温度変動を考慮した遅延ばらつきモデル構築の一手法(製造性考慮設計,システムオンシリコンを支える設計技術)
- 組込みシステムにおける低消費エネルギー志向の効率的なスラック時間の導出
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(システム設計及び一般)
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(微細化関連技術,システム設計及び一般)
- 電池駆動システムにおける電池の高精度モデル化と最適化(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 電池駆動システムにおける電池の高精度モデル化と最適化(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 回路シミュレーション高速化のためのハードウエアアルゴリズムの一実現
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 混合正規分布を用いた統計的タイミング解析手法の精度向上について(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- RTL電力ライブラリ構築の一手法(低消費電力設計,システムオンシリコンを支える設計技術)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- 順序回路に対するRTL電力マクロモデル化の一手法
- 実動作に近い電池充放電シミュレータの開発(低消費電力設計,システムオンシリコンを支える設計技術)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- 道路白線認識のハードウェアアルゴリズムの一実現
- 面積・スピードとのトレードオフを考慮した動作レベル電力モデル化手法(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 面積・スピードとのトレードオフを考慮した動作レベル電力モデル化手法(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- システムアルゴリズム教育のための理工系大学院向け実習コースの構築
- バス調停の遅延時間見積もりのための確率的数学モデル
- バス調停の遅延時間見積もりのための確率的数学モデル
- 消費エネルギーを意識した可逆圧縮データ受信
- 消費エネルギーを意識した可逆圧縮データ受信
- マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP(ソフトウェアシステム)
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- 実行トレースを用いた組込みシステムにおけるタスク内DVFSのためのチェックポイント抽出
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 組込みシステム向けメニーコア用OpenCL環境
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- 組込みシステム向けメニーコア用OpenCL環境
- マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例(設計フレームワーク)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- SMYLE OpenCLにおける組込み関数の開発と評価
- SMYLE OpenCLにおける組込み関数の開発と評価
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 局所領域フィッティングによる高精度・高効率RTL電力マクロモデル(VLSI設計技術研究専門委員会推薦論文)(VLSI設計技術とCAD)
- CPU密結合型アクセラレータの機械語プログラムからの自動合成(システム設計環境,FPGA応用及び一般)