レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
スポンサーリンク
概要
- 論文の詳細を見る
システムの大規模化に伴い設計期間の短期間化・低消費電力化が求められるようになった.これらの要求を満たす為にはより抽象度の高い段階において短時間で且つ高精度な電力推定を行い,低消費電力化技術を施すことが重要である.本稿ではLook-Up Table(LUT)を用いた新たな高効率電力モデル化手法を提案する.従来の提案手法に対して,LUTの大きさを大幅に削減することができるため,RTLの電力解析,および電力ライブラリ構築の大幅な効率化が期待できる.実験により,従来手法に比較して,解析精度をほぼ同レベルに保ちながらライブラリ構築に要する計算時間を約1/10に削減できることを確認した.
- 2008-01-09
著者
-
福井 正博
立命館大学電気情報デザイン学科
-
大槻 正明
立命館大学大学院理工学研究科創造理工学専攻
-
河合 真登
立命館大学大学院理工学研究科創造理工学専攻
-
福井 正博
立命館大学
-
小八木 達也
立命館大学理工学研究科創造理工学専攻
-
小八木 達也
立命館大学大学院理工学研究科創造理工学専攻
関連論文
- GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
- GPUを用いた超並列電源シミュレータの一検討(低消費電力設計,システムオンシリコンを支える設計技術)
- 高位合成を有効活用するか?活用をあきらめるか?(システム設計及び一般)
- 高位合成を有効活用するか?活用をあきらめるか?(パネル討論,システム設計及び一般)
- 超高精細映像のJPEG2000エンコーダVLSIアーキテクチャの検討(回路技術(一般、超高速・低電力・高機能を目指した新アーキテクチャ))
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(システム設計及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(微細化関連技術,システム設計及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電源配線における多次元最適化問題の一手法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電圧および温度変動を考慮した遅延ばらつきモデル構築の一手法(製造性考慮設計,システムオンシリコンを支える設計技術)
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(システム設計及び一般)
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(微細化関連技術,システム設計及び一般)
- 電池駆動システムにおける電池の高精度モデル化と最適化(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 電池駆動システムにおける電池の高精度モデル化と最適化(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 回路シミュレーション高速化のためのハードウエアアルゴリズムの一実現
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 混合正規分布を用いた統計的タイミング解析手法の精度向上について(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- RTL電力ライブラリ構築の一手法(低消費電力設計,システムオンシリコンを支える設計技術)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- 順序回路に対するRTL電力マクロモデル化の一手法
- 実動作に近い電池充放電シミュレータの開発(低消費電力設計,システムオンシリコンを支える設計技術)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 高精度RTLタイミングモデルの一検討(演算器最適化設計,FPGA応用及び一般)
- 順序回路に対するRTL電力マクロモデル化の一手法 (ディペンダブルコンピューティング)
- 順序回路に対するRTL電力マクロモデル化の一手法 (VLSI設計技術)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- 道路白線認識のハードウェアアルゴリズムの一実現
- 面積・スピードとのトレードオフを考慮した動作レベル電力モデル化手法(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 面積・スピードとのトレードオフを考慮した動作レベル電力モデル化手法(上流設計技術(2),システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 自動車用白線認識アルゴリズムの一実現(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 電池駆動システムにおけるLSIの電力モデル化と最適化方法(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- システムアルゴリズム教育のための理工系大学院向け実習コースの構築
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- AI-1-3 GPGPUによるバックワードオイラー法回路シミュレーションの高速化の一試行(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- AI-1-2 EDAへのGPGPU適用例の紹介(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- GPUによる電源配線シミュレーションの高速化と評価(計算機システム,学生論文)
- キャリブレーション機能を有する高精度リチウムイオン蓄電池シミュレータ
- ビア信頼性を考慮した電源配線最適化手法
- ビア信頼性を考慮した電源配線最適化手法(VLSI設計技術とCAD)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築 (リコンフィギャラブルシステム)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価 (リコンフィギャラブルシステム)
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- キャリブレーション機能を有する高精度リチウムイオン蓄電池シミュレータ
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- GPGPUによる電源回路シミュレーションに対する後退オイラー法の実装と評価(VLSI設計技術とCAD)
- 局所領域フィッティングによる高精度・高効率RTL電力マクロモデル(VLSI設計技術研究専門委員会推薦論文)(VLSI設計技術とCAD)
- PSoCを用いたリチウムイオン蓄電池の残量予測回路の実装と評価
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)
- 蓄電池温度特性および温度管理システム構築の一考察(エネルギー変換技術,電池関連技術,一般)
- 蓄電池温度特性および温度管理システム構築の一考察(エネルギー変換技術,電池関連技術,一般)