細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
スポンサーリンク
概要
- 論文の詳細を見る
本研究では,組込み向けVLIW(Very Long Instruction-set Word)型プロセッサを対象とした細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法を提案する.提案手法では,アプリケーションやアーキテクチャ,パワーゲーティングに関する諸条件から粗い消費エネルギー推定式を構築する.評価実験より,提案する粗い消費エネルギー推定値は実際の消費エネルギーと非常に高い相関があり,消費エネルギー推定に有望であることが確認できた.
- 一般社団法人電子情報通信学会の論文
- 2013-03-06
著者
-
福井 正博
立命館大学電気情報デザイン学科
-
冨山 宏之
名古屋大学大学院情報科学研究科
-
冨山 宏之
九州大学大学院システム情報科学研究科
-
冨山 宏之
名古屋大学
-
冨山 宏之
財団法人九州システム情報技術研究所
-
富山 宏之
九州大学大学院システム情報科学研究科
-
福井 正博
立命館大学
-
谷口 一徹
立命館大学理工学部電子情報デザイン学科
-
福井 正博
立命館大 理工
-
青木 康平
立命館大学理工学部電子情報デザイン学科
-
谷口 一徹
立命館大学
-
冨山 宏之
立命館大学
-
内田 充哉
立命館大学
-
中村 駿介
立命館大学
-
青木 康平
立命館大学
関連論文
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
- GPUを用いた超並列電源シミュレータの一検討(低消費電力設計,システムオンシリコンを支える設計技術)
- 組込みシステムのタスク内DVFSのための実行トレースマイニング(コンパイラ,システムオンシリコンを支える設計技術)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- A scratch-pad memory management framework for embedded real-time systems (VLSI設計技術)
- AS-1-3 システムレベル設計環境System Builderを用いたAES暗号化システムの設計事例(AS-1.高位設計・検証,シンポジウムセッション)
- プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
- マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
- 高位合成を有効活用するか?活用をあきらめるか?(システム設計及び一般)
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
- AS-1-2 入力プログラムと中間表現の実行に基づく高位合成システムのテスト(AS-1.高位設計・検証,シンポジウムセッション)
- AT-1-2 動作合成の動向 : 基礎研究から実用へ(AT-1.高位設計の最近の動向,チュートリアルセッション,ソサイエティ企画)
- 車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 動的電圧制御システムにおける評価戦略選択に基づく高効率消費エネルギー関数型プログラミング
- プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
- リアルタイムアプリケーション統合のための柔軟なスケジューリングフレームワーク
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
- CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
- 実行トレースマイニングを用いたタスク内DVFSに有効なチェックポイント抽出手法
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- 製造ばらつきを考慮した電源電圧低下による回路タイミングエラー危険度解析と電源配線最適化(信号処理,LSI,及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(システム設計及び一般)
- ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(微細化関連技術,システム設計及び一般)
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(システム設計及び一般)
- LSIブロックのための柔軟な電力遅延マクロモデルの提案(微細化関連技術,システム設計及び一般)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 回路シミュレーション高速化のためのハードウエアアルゴリズムの一実現
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- FPGAを用いた回路シミュレーション高速化の一検討(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- RTL電力ライブラリ構築の一手法(低消費電力設計,システムオンシリコンを支える設計技術)
- 順序回路に対するRTL電力マクロモデル化の一手法
- 実動作に近い電池充放電シミュレータの開発(低消費電力設計,システムオンシリコンを支える設計技術)
- 順序回路に対するRTL電力マクロモデル化の一手法 (ディペンダブルコンピューティング)
- 順序回路に対するRTL電力マクロモデル化の一手法 (VLSI設計技術)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- RTL電力マクロモデルの高精度化の一手法(システムオンシリコン設計技術並びにこれを活用したVLSI)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- レジスタトランスファレベル電力マクロモデリングおよびライブラリ構築の効率的手法(低消費電力化技術)
- 道路白線認識のハードウェアアルゴリズムの一実現
- システムアルゴリズム教育のための理工系大学院向け実習コースの構築
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- AI-1-3 GPGPUによるバックワードオイラー法回路シミュレーションの高速化の一試行(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- AI-1-2 EDAへのGPGPU適用例の紹介(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- GPUによる電源配線シミュレーションの高速化と評価(計算機システム,学生論文)
- キャリブレーション機能を有する高精度リチウムイオン蓄電池シミュレータ
- ビア信頼性を考慮した電源配線最適化手法
- ビア信頼性を考慮した電源配線最適化手法(VLSI設計技術とCAD)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築 (リコンフィギャラブルシステム)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価 (リコンフィギャラブルシステム)
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- キャリブレーション機能を有する高精度リチウムイオン蓄電池シミュレータ
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- GPGPUによる電源回路シミュレーションに対する後退オイラー法の実装と評価(VLSI設計技術とCAD)
- 局所領域フィッティングによる高精度・高効率RTL電力マクロモデル(VLSI設計技術研究専門委員会推薦論文)(VLSI設計技術とCAD)
- PSoCを用いたリチウムイオン蓄電池の残量予測回路の実装と評価
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)
- 蓄電池温度特性および温度管理システム構築の一考察(エネルギー変換技術,電池関連技術,一般)
- 蓄電池温度特性および温度管理システム構築の一考察(エネルギー変換技術,電池関連技術,一般)