冨山 宏之 | 立命館大学
スポンサーリンク
概要
関連著者
-
冨山 宏之
立命館大学
-
冨山 宏之
九州大学大学院システム情報科学研究科
-
冨山 宏之
名古屋大学
-
冨山 宏之
財団法人九州システム情報技術研究所
-
冨山 宏之
名古屋大学大学院情報科学研究科
-
冨山 宏之
立命館大学理工学部
-
富山 宏之
九州大学大学院システム情報科学研究科
-
谷口 一徹
立命館大学
-
谷口 一徹
立命館大学理工学部電子情報デザイン学科
-
石浦 菜岐佐
関西学院大
-
神原 弘之
京都高度技術研究所
-
稗田 拓路
立命館大学
-
谷口 一徹
立命館大学理工学部
-
高田 広章
名古屋大学
-
稗田 拓路
立命館大学理工学部
-
高島 史明
関西学院大学理工学部
-
織野 真琴
関西学院大学 理工学部
-
高島 史明
関西学院大学 理工学部
-
冨山 宏之
名古屋大学大学院情報科学研究科情報システム学専攻
-
織野 真琴
関西学院大学理工学部
-
福井 正博
立命館大学
-
高田 広章
名古屋大学大学院情報科学研究科附属組込みシステム研究センター
-
高田 広章
豊橋技術科学大学
-
福井 正博
立命館大学電気情報デザイン学科
-
高田 広章
名古屋大学 大学院情報科学研究科
-
福井 正博
立命館大 理工
-
高田 広章
豊橋技科大
-
井上 弘士
九州大学大学院システム情報科学府
-
石浦 菜岐佐
関西学院大学理工学部
-
高田 広章
名古屋大学大学院情報科学研究科
-
高田 広章
名古屋大 大学院情報科学研究科 組込みシステム研究セ
-
西山 直樹
立命館大学理工学部
-
本田 晋也
名古屋大学
-
内田 充哉
立命館大学
-
柴田 誠也
名古屋大学
-
本田 晋也
名古屋大学大学院情報科学研究科
-
田村 真平
関西学院大学理工学部
-
谷口 一徹
立命館大学 理工学部 電子情報デザイン学科
-
西山 直樹
住友電気工業(株)
-
井上 弘士
福岡大学工学部 電子情報工学科
-
柴田 誠也
名古屋大学 大学院情報科学研究科
-
稗田 拓路
大阪大学 大学院情報科学研究科
-
青木 康平
立命館大学理工学部電子情報デザイン学科
-
中島 啓太
立命館大学理工学部
-
福井 正博
立命館大学 理工学部 電子情報デザイン学科
-
青木 康平
立命館大学
-
本田 晋也
名古屋大学大学院情報科学研究科附属組込みシステム研究センター
-
福井 正博
立命館大学理工学部
-
西山 直樹
株式会社 構造計画研究所 創造工学部
-
井上 弘士
九州大学大学院システム情報科学研究院
-
柴田 誠也
名古屋大学大学院情報科学研究科|日本学術振興会特別研究員
-
高田 広章
名古屋大学大学院情報科学研究科附属組込みシステム研究センター|名古屋大学大学院情報科学研究科情報システム学専攻
-
高田 宏章
豊橋技術科学大学情報工学系
-
井上 弘士
九大 大学院システム情報科学研究院
-
安藤 友樹
名古屋大学 大学院情報科学研究科
-
江谷 典子
立命館大学理工学部
-
中村 駿介
立命館大学
-
中島 啓太
立命館大学 理工学部
-
柴田 誠也
名古屋大学大学院情報科学研究科情報システム学専攻
-
高瀬 英希
名古屋大学大学院情報科学研究科
-
安藤 友樹
国立豊田工業高等専門学校
-
曾 剛
名古屋大学大学院情報科学研究科
-
高瀬 英希
名古屋大学大学院情報科学研究科|日本学術振興会
-
Takada Hiroaki
Nagoya Univ.
-
内田 充哉
立命館大学理工学部電子情報デザイン学科
-
冨山 宏之
立命館大学理工学部電子情報デザイン学科
-
高田 広章
東大・理
-
高瀬 英希
名古屋大学
-
高瀬 英希
名古屋大学|日本学術振興会
-
曾 剛
名古屋大学
-
福井 正博
立命館大学大学院理工学研究科
-
佐竹 俊亮
関西学院大学理工学部
-
神山 剛
株式会社NTTドコモ
-
中村 駿介
早稲田大学大学院創造理工学研究科修士課程
-
原 祐子
名古屋大学大学院情報科学研究科
-
福井 正博
立命館大学理工学部電子情報デザイン学科
-
神山 剛
株式会社nttドコモ先進技術研究所
-
石川 拓也
名古屋大学大学院情報科学研究科
-
横山 哲郎
南山大学情報理工学部
-
本田 晋也
名古屋大学大学院情報科学研究科付属組込みシステム研究センター
-
Inoue K
Kyushu
-
曾 剛
名古屋大学 大学院情報科学研究科
-
立松 知紘
名古屋大学大学院情報科学研究科
-
高田 広章
東京大学 理学部
-
藤井 勝之
南山大学情報理工学部
-
立松 知紘
名古屋大学大学院 情報科学研究科
-
神山 剛
Nttドコモ先進技術研究所
-
江谷 典子
立命館大学総合科学技術研究機構
-
川内 裕文
立命館大学 大学院理工学研究科 創造理工学専攻
-
本田 晋也
名古屋大学 大学院情報科学研究科
-
石浦 菜岐佐
関西学院大学 理工学部
-
原 祐子
奈良先端科学技術大学院大学
-
祖父江 亮哉
立命館大学
-
紅林 修斗
立命館大学
-
藤井 勝之
南山大学情報工学部
-
近藤 正章
電気通信大学
-
立松 知紘
名古屋大学工学部電気電子・情報工学科
-
川島 裕崇
名古屋大学大学院情報科学研究科情報システム学専攻
-
Hiroaki Takada
Nagoya University
-
平尾 智也
財団法人九州先端科学技術研究所
-
川内 裕文
立命館大学大学院理工学研究科
-
高田 広
東京大学理学部
-
三輪 遼平
名古屋大学大学院情報科学研究科
-
高田 広章
Nagoya University
-
川島 裕崇
名古屋大学大学院 情報科学研究科 情報システム学専攻
-
曽我 武史
九州大学
-
曽我 武史
九州大学大学院システム情報科学研究院
-
三輪 遼平
名古屋大学
-
平尾 智也
九州大学大学院システム情報科学研究院
-
冨山 宏之
立命館大学 理工学部
-
冨山 宏之
立命館大学 理工学部 電子情報デザイン学科
-
グェン チュオン
電気通信大学 大学院情報システム学研究科
-
安藤 友樹
名古屋大学:日本学術振興会
-
谷口 徹
立命館大学理工学部
-
グェン チュオン
電気通信大学大学院情報システム学研究科
-
竹林 陽
関西学院大学理工学部
-
伊藤 直也
関西学院大学理工学部
著作論文
- 実行トレースマイニングを用いたタスク内DVFSに有効なチェックポイント抽出手法
- 組込みシステムにおける低消費エネルギー志向の効率的なスラック時間の導出
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- バス調停の遅延時間見積もりのための確率的数学モデル
- バス調停の遅延時間見積もりのための確率的数学モデル
- 消費エネルギーを意識した可逆圧縮データ受信
- 消費エネルギーを意識した可逆圧縮データ受信
- マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP(ソフトウェアシステム)
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- 実行トレースを用いた組込みシステムにおけるタスク内DVFSのためのチェックポイント抽出
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 組込みシステム向けメニーコア用OpenCL環境
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- 組込みシステム向けメニーコア用OpenCL環境
- マルチプロセッサ対応システムレベル設計環境SystemBuilderを用いたFPGA向け設計事例(設計フレームワーク)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- ソフトウェアと再リンク可能なハードウェアの高位合成(高位合成と演算応用,FPGA応用及び一般)
- アセンブリコードを中間表現とする高位合成における関数の併合(高位合成と演算応用,FPGA応用及び一般)
- SMYLE OpenCLにおける組込み関数の開発と評価
- SMYLE OpenCLにおける組込み関数の開発と評価
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- ソフトウェアと再リンク可能なハードウェアの高位合成
- ソフトウェアと再リンク可能なハードウェアの高位合成
- ソフトウェアと再リンク可能なハードウェアの高位合成
- アセンブリコードを中間表現とする高位合成における関数の併合
- アセンブリコードを中間表現とする高位合成における関数の併合
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- SMYLE OpenCLデバイスにおける並列プログラミングモデルの実現と評価
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- アセンブリコードを中間表現とする高位合成における関数の併合
- 組込みシステムのアーキテクチャ探索における性能ボトルネック解析(システム設計技術(1),デザインガイア2012-VLSI設計の新しい大地-)
- 組込みシステムのアーキテクチャ探索における性能ボトルネック解析(システム設計技術(1),デザインガイア2012-VLSI設計の新しい大地-)
- クロック周波数向上のための動作合成におけるコントローラ設計手法(動作合成(2),デザインガイア2012-VLSI設計の新しい大地-)
- クロック周波数向上のための動作合成におけるコントローラ設計手法(動作合成(2),デザインガイア2012-VLSI設計の新しい大地-)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- TLMUを用いた組込みマルチコアのシミュレーション(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- SMYEOpenCLの実装と128コア上での評価実験(並列処理,集積回路とアーキテクチャの協創〜新しいアプリケーション創造に向けたアーキテクチャ、回路技術の貢献〜)
- A-3-8 CPUとハードウェアアクセラレータの実行切替えの高速化(A-3.VLSI設計技術,一般セッション)
- 機械語の複数部分を高速化するCPU密結合型ハードウェアアクセラレータ(応用設計, FPGA応用及び一般)
- 機械語の複数部分を高速化するCPU密結合型ハードウェアアクセラレータ(応用設計, FPGA応用及び一般)
- A-3-7 再リンク可能なハードウェアを合成する高位合成系の実装(A-3.VLSI設計技術,一般セッション)
- 機械語の複数部分を高速化するCPU密結合型ハードウェアアクセラレータ(応用設計, FPGA応用及び一般)
- TLMuを用いた組込みマルチコアのシミュレーション(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
- SEEDS : 組込みシステム向けシステムレベル設計環境(ソフトウェア工学,学生論文)
- 組込みシステム向けメニーコア用 OpenCL 環境
- QEMUと SystemC を用いたNoC向け仮想プラットフォームの開発
- 組込みシステム向けメニーコア用 OpenCL 環境
- CPU密結合型アクセラレータの機械語プログラムからの自動合成(システム設計環境,FPGA応用及び一般)
- CPU密結合型アクセラレータの機械語プログラムからの自動合成(システム設計環境,FPGA応用及び一般)
- CPU密結合型アクセラレータの機械語プログラムからの自動合成(システム設計環境,FPGA応用及び一般)
- QEMUと SystemC を用いたNoC向け仮想プラットフォームの開発