クロック周波数向上のための動作合成におけるコントローラ設計手法(動作合成(2),デザインガイア2012-VLSI設計の新しい大地-)
スポンサーリンク
概要
- 論文の詳細を見る
これまで,クロック周波数を改善するための,様々な動作合成の研究が行われている.しかし,これらの研究はデータパスのみに焦点を置いており,多くの場合においてクリティカルパスとなる,コントローラとデータパスの両方にまたがるパスを改善することができない.本論文では,このようなコントローラの遅延を改善する新たな動作合成手法,RTレベルリタイミングを提案する.本手法は,クリティカルパス上にあるMUXの制御信号を計算する制御回路のみを対象とし,この制御信号を1つ前のサイクルで計算し,レジスタに格納するように改変する.これにより,これらのMUXはレジスタから制御信号を読み出せるようになり,制御関数の遅延を取り除くことができる.実験では,RTレベルリタイミングと従来のゲートレベルリタイミングを併用することにより,少ない面積オーバーヘッドで,ゲートレベルリタイミングのみを使用した場合よりも高いクロック周波数を達成した.
- 2012-11-19
著者
-
谷口 一徹
立命館大学理工学部
-
原 祐子
名古屋大学大学院情報科学研究科
-
冨山 宏之
名古屋大学大学院情報科学研究科
-
冨山 宏之
九州大学大学院システム情報科学研究科
-
冨山 宏之
名古屋大学
-
冨山 宏之
財団法人九州システム情報技術研究所
-
富山 宏之
九州大学大学院システム情報科学研究科
-
谷口 一徹
立命館大学理工学部電子情報デザイン学科
-
谷口 一徹
立命館大学
-
稗田 拓路
立命館大学理工学部
-
冨山 宏之
立命館大学
-
原 祐子
奈良先端科学技術大学院大学
-
祖父江 亮哉
立命館大学
-
稗田 拓路
立命館大学
関連論文
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
- 組込みシステムのタスク内DVFSのための実行トレースマイニング(コンパイラ,システムオンシリコンを支える設計技術)
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案 (ディペンダブルコンピューティング)
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案 (コンピュータシステム)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- A scratch-pad memory management framework for embedded real-time systems (VLSI設計技術)
- AS-1-3 システムレベル設計環境System Builderを用いたAES暗号化システムの設計事例(AS-1.高位設計・検証,シンポジウムセッション)
- プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
- マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
- 低消費電力で高性能な再構成可能プロセッサのためのアーキテクチャの系統的探索手法(研究会推薦博士論文速報)
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
- AS-1-2 入力プログラムと中間表現の実行に基づく高位合成システムのテスト(AS-1.高位設計・検証,シンポジウムセッション)
- AT-1-2 動作合成の動向 : 基礎研究から実用へ(AT-1.高位設計の最近の動向,チュートリアルセッション,ソサイエティ企画)
- 車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- マルチプロセッサRTOS対応シミュレーション環境の機能拡張と効率化(マルチコア・マルチプロセッサ,組込技術とネットワークに関するワークショップETNET2008)
- 動的電圧制御システムにおける評価戦略選択に基づく高効率消費エネルギー関数型プログラミング
- プリエンプティブなマルチタスク環境におけるスクラッチパッドメモリ領域分割法(組込みシステム技術)
- リアルタイムアプリケーション統合のための柔軟なスケジューリングフレームワーク
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- タスク優先度を考慮した時間保護スケジューリングアルゴリズム(タスクスケジューリング,組込技術とネットワークに関するワークショップETNET2008)
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- AndroidプラットフォームにおけるDalvikバイトコードのCPU負荷量の解析
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- MIPSアセンブリを中間表現とする高位合成システムの実装
- CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
- CPUと密に結合したコプロセッサによるハードウェア/ソフトェア協調設計
- 実行トレースマイニングを用いたタスク内DVFSに有効なチェックポイント抽出手法
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- 高位合成システムCCAPのAMPマルチコアシステム設計のための拡張(高位合成,FPGA応用及び一般)
- マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
- マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
- マルチタスク環境におけるスクラッチパッドメモリ領域活用法(組込システム,組込技術とネットワークに関するワークショップETNET2008)
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
- 車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
- 車載センサのネットワーク化を実現するハードウェアの提案と評価(通信,組込技術とネットワークに関するワークショップETNET2008)
- 組込みシステムにおける低消費エネルギー志向の効率的なスラック時間の導出
- 設計空間探索におけるハードウェア共有用通信の自動合成
- 設計空間探索におけるハードウェア共有用通信の自動合成
- OS レベルのプロファイリング情報を用いた携帯端末アプリケーションの消費電力モデリング
- 組込みリアルタイムシステムにおけるスクラッチパッドメモリ管理技術
- 関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
- 関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- 動作合成による倍精度浮動小数点型加算器の設計事例
- 動作合成における関数呼出しの最適化 (高位設計)
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 複数の誤り訂正符号に対応する再構成可能デコーダモデルの提案
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- 順序回路に対するRTL電力マクロモデル化の一手法
- 順序回路に対するRTL電力マクロモデル化の一手法 (ディペンダブルコンピューティング)
- 順序回路に対するRTL電力マクロモデル化の一手法 (VLSI設計技術)
- 関数レベル並列性を活用した動作記述分割手法(セキュリティ・その他,組込技術とネットワークに関するワークショップETNET2008)
- システムレベル設計環境SystemBuilderを用いたMPEG4デコーダの設計事例(システムオンシリコン設計技術並びにこれを活用したVLSI)
- 動作合成による倍精度浮動小数点型加算器の設計事例(高位合成)
- 動作合成による倍精度浮動小数点型加算器の設計事例(高位合成)
- 動作合成による倍精度浮動小数点型加算器の設計事例
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法 (VLSI設計技術)
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法 (VLSI設計技術)
- マルチプロセッサ対応システムレベル設計環境SystemBuilder-MP
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- 学生および若手技術者による組込みシステム技術に関するサマースクールの実践
- 組込みシステム向けメニーコア用OpenCL環境
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発
- 組込みシステム向けメニーコア用OpenCL環境
- 組込みシステム向けメニーコア用OpenCL環境 (ディペンダブルコンピューティング・組込み技術とネットワークに関するワークショップETNET2012)
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発 (ディペンダブルコンピューティング・組込み技術とネットワークに関するワークショップETNET2012)
- QEMUとSystemCを用いたNoC向け仮想プラットフォームの開発 (コンピュータシステム・組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境 (コンピュータシステム・組込み技術とネットワークに関するワークショップETNET2012)
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 領域別回帰分析に基づく高精度・高効率RTL電力マクロモデリング手法 (低消費電力設計)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- QEMUとsystemCを用いたNoC向け仮想プラットフォームの開発(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 組込みシステム向けメニーコア用OpenCL環境(設計環境,組込み技術とネットワークに関するワークショップETNET2012)
- 局所領域フィッティングによる高精度・高効率RTL電力マクロモデル(VLSI設計技術研究専門委員会推薦論文)(VLSI設計技術とCAD)
- クロック周波数向上のための動作合成におけるコントローラ設計手法(動作合成(2),デザインガイア2012-VLSI設計の新しい大地-)
- クロック周波数向上のための動作合成におけるコントローラ設計手法(動作合成(2),デザインガイア2012-VLSI設計の新しい大地-)