2.3 設計自動化技術(第2章:放射線によるソフトエラー,<特集>ディペンダブルVLSIシステム)
スポンサーリンク
概要
著者
関連論文
-
キャッシュメモリの性能オーバーヘッドを低減させるタスクスイッチ手法の検討(オペレーティングシステム・システムソフトウェア)
-
メディア処理向けカスタムプロセッサにおける復合処理命令拡張の検討 (集積回路)
-
タスクスイッチによって生じるキャッシュメモリの性能オーバーヘッドの定量的評価 (ディペンダブルコンピューティング)
-
部分一括描画装置の処理能力向上のための描画面積最適化(計算機システム化技術,システムLSI設計とその技術)
-
緊密な産学連携に基づく自律的なICT人材育成の実践(情報システム教育コンテスト(3))
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
マイクロプロセッサにおける制御信号系列の誤りを検出する動的シグネチャ検査技術 (画像工学)
-
マイクロプロセッサにおける制御信号系列の誤りを検出する動的シグネチャ検査技術 (集積回路)
-
マイクロプロセッサにおける制御信号系列の誤りを検出する動的シグネチャ検査技術 (信号処理)
-
C-12-9 ゲーテッドフリップフロップの多ビット結合によるレジスタの低電力化(C-12.集積回路,一般セッション)
-
AS-2-5 90nm CMOS回路における遅延及び電力ばらつきの実測(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
-
タスクスイッチによって生じるキャッシュメモリの性能オーバーヘッドの定量的評価(ハードウェア(II),組込み技術とネットワークに関するワークショップ ETNET2010)
-
NoCを利用した特定用途向けシステムのスループットを向上するIPコアトポロジ決定手法(コンピュータシステム技術2,組込み技術とネットワークに関するワークショップ ETNET2010)
-
固定型ルーティングを実装したNoCの通信エネルギーを低減するハードマクロ配置手法(ネットワークオンチップ,システムオンシリコンを支える設計技術)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
BOPに向けたビジネス戦略(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
情報技術と社会の関係の再構築 (情報技術の新時代に向けて)
-
ハードウェア/ソフトウェア・コデザイン : ソフトコアプロセッサによるシステム設計
-
AI-1-6 ディペンダブルVLSI設計技術への挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
マイクロプロセッサにおける制御信号系列の誤りを検出する動的シグネチャ検査技術
-
タスクスイッチによって生じるキャッシュメモリの性能オーバーヘッドの定量的評価(ハードウェア(II),組込み技術とネットワークに関するワークショップETNET2010)
-
トラフィック情報に基づくリングバスのスループットを向上させるタスク配置手法(コンピュータシステム技術1,組込み技術とネットワークに関するワークショップETNET2010)
-
2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
情報社会に生きる小中学生のための計算機の動作原理の教育
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
マイクロプロセッサにおけるアーキテクチャレベルの低消費電力化手法
-
Low Power Design for IEEE 802.11 WLAN at the Medium Access Control Layer
-
NoCを利用した特定用途向けシステムのスループットを向上するIPコアトポロジ決定手法(コンピュータシステム技術2,組込み技術とネットワークに関するワークショップETNET2010)
-
BOPに向けたビジネス戦略(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
システムLSI設計人材養成実践プログラムQUBEにおけるETSSの活用
-
マイクロプロセッサにおける制御信号系列の誤りを検出する動的シグネチャ検査技術
-
AS-3-2 プロセッサベース組込みシステムの省エネルギー化を目的としたコード配置手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
-
AS-3-1 プロセスばらつきを考慮したSRAMセルの低消費電力設計手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
-
A-3-18 プロセッサベース組込みシステムの低消費電力化を目的としたクロックゲーティング命令に関する検討(A-3.VLSI設計技術,一般講演)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
キャラクタプロジェクション法のためのセルライブラリ開発手法(プロセッサ, DSP, 画像処理技術及び一般)
-
リアルタイム制約とSEU脆弱性制約の下でのヘテロジーニアスマルチプロセッサ合成技術(高信頼システム,システム設計及び一般)
-
リアルタイム制約とSEU脆弱性制約の下でのヘテロジーニアスマルチプロセッサ合成技術(システム設計及び一般)
-
大規模な産学連携による高度ICT人材育成に向けての取り組み
-
部分的にマージ可能なコアを用いたLSI設計情報保護の数理モデル
-
RC-011 仮想キューによる高性能ハードウエアRTOSの実現(C分野:ハードウェア・アーキテクチャ,査読付き論文)
-
プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
-
プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
-
プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
-
プログラムの動作を考慮したコンピュータシステムのソフトエラー数見積もり技術(プロセッサ, DSP, 画像処理技術及び一般)
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
IPコアの多重接続許容下において通信仕様を満たす通信機構合成手法 (ディペンダブルコンピューティング)
-
IPコアの多重接続許容下において通信仕様を満たす通信機構合成手法 (コンピュータシステム)
-
ソフトエラーを低減する高信頼性キャッシュメモリのためのタスクスケジューリング(デザインガイア2006-VLSI設計の新しい大地を考える研究会)
-
コンピュータシステムにおける信頼性と性能のトレードオフの解析と高信頼性キャッシュアーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
コンピュータシステムにおける信頼性と性能のトレードオフの解析と高信頼性キャッシュアーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
コンピュータシステムにおける信頼性と性能のトレードオフの解析と高信頼性キャッシュアーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
コンピュータシステムにおける信頼性と性能のトレードオフの解析と高信頼性キャッシュアーキテクチャ(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
-
ヘテロジーニアスマルチプロセッサのソフトエラー脆弱性を低減するタスクスケジューリング技術(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
ヘテロジーニアスマルチプロセッサのソフトエラー脆弱性を低減するタスクスケジューリング技術(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
-
キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
-
キャラクタプロジェクション法における描画面積の最適化による描画時間の削減(組込技術とネットワークに関するワークショップETNET2006)
-
TA-1-4 システムLSI設計におけるシステムレベル最適化技術
-
IPコアの多重接続許容下において通信仕様を満たす通信機構合成手法
-
IPコアの多重接続許容下において通信仕様を満たす通信機構合成手法
-
動作合成におけるチェイニングに関する考察(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
動作合成におけるチェイニングに関する考察(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
動作合成におけるチェイニングに関する考察(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
動作合成におけるチェイニングに関する考察(VLSIの設計/検証/テスト及び一般(デザインガイア))
-
ハードリアルタイム性を考慮したFlexRayのバス帯域幅の最小化技術
-
ハードリアルタイム性を考慮したFlexRayのバス帯域幅の最小化技術
-
LSIの信頼性評価指標の提案
-
-
組込みソフトウェアの動的振舞いによるシステム性能の評価手法
-
ハードリアルタイム性を考慮したFlexRayのバス帯域幅の最小化技術(車載システム,組込み技術とネットワークに関するワークショップETNET2012)
-
ハードリアルタイム性を考慮したFlexRayのバス帯域幅の最小化技術(車載システム,組込み技術とネットワークに関するワークショップETNET2012)
-
焼きなまし法を用いたTDMAスケジューリング技術(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
-
焼きなまし法を用いたTDMAスケジューリング技術(システムレベル設計技術,組込み技術とネットワークに関するワークショップETNET2013)
-
4.7 カナリアFF(第4章:素子特性ばらつき,ディペンダブルVLSIシステム)
-
2.3 設計自動化技術(第2章:放射線によるソフトエラー,ディペンダブルVLSIシステム)
もっと見る
閉じる
スポンサーリンク