4.7 カナリアFF(第4章:素子特性ばらつき,<特集>ディペンダブルVLSIシステム)
スポンサーリンク
概要
著者
関連論文
-
メディア処理向けカスタムプロセッサにおける復合処理命令拡張の検討 (集積回路)
-
緊密な産学連携に基づく自律的なICT人材育成の実践(情報システム教育コンテスト(3))
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
C-12-9 ゲーテッドフリップフロップの多ビット結合によるレジスタの低電力化(C-12.集積回路,一般セッション)
-
AS-2-5 90nm CMOS回路における遅延及び電力ばらつきの実測(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
BOPに向けたビジネス戦略(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
情報技術と社会の関係の再構築 (情報技術の新時代に向けて)
-
ハードウェア/ソフトウェア・コデザイン : ソフトコアプロセッサによるシステム設計
-
AI-1-6 ディペンダブルVLSI設計技術への挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
-
計算機アーキテクチャのトップカンファレンスを攻略しよう!
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
2025年半導体デバイスの進化予測 : 集積回路研究会主催「LSIの未来を考える石垣ワークショップ」からの提言(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
情報社会に生きる小中学生のための計算機の動作原理の教育
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
フラッシュ・メモリを主記憶とするシステムのためのメモリ・アーキテクチャの検討
-
マイクロプロセッサにおけるアーキテクチャレベルの低消費電力化手法
-
Low Power Design for IEEE 802.11 WLAN at the Medium Access Control Layer
-
BOPに向けたビジネス戦略(2025年半導体デバイスの進化予測,デザインガイア2008-VLSI設計の新しい大地)
-
システムLSI設計人材養成実践プログラムQUBEにおけるETSSの活用
-
AS-3-2 プロセッサベース組込みシステムの省エネルギー化を目的としたコード配置手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
-
AS-3-1 プロセスばらつきを考慮したSRAMセルの低消費電力設計手法(AS-3.低消費電力設計技術とその応用,シンポジウム)
-
A-3-18 プロセッサベース組込みシステムの低消費電力化を目的としたクロックゲーティング命令に関する検討(A-3.VLSI設計技術,一般講演)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
Non-uniform Selective Way Cacheの動的制御による組込みプロセッサの省エネルギー化(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(消費電力,組込技術とネットワークに関するワークショップETNET2009)
-
シングルサイクルアクセス可能な二階層キャッシュアーキテクチャ(省エネ,組込技術とネットワークに関するワークショップETNET2009)
-
大規模な産学連携による高度ICT人材育成に向けての取り組み
-
RC-011 仮想キューによる高性能ハードウエアRTOSの実現(C分野:ハードウェア・アーキテクチャ,査読付き論文)
-
メディア処理向けカスタムプロセッサにおける復号処理命令拡張の検討
-
TA-1-4 システムLSI設計におけるシステムレベル最適化技術
-
LSIの信頼性評価指標の提案
-
-
改良カナリアFFを利用した高信頼性VLSI設計手法の提案(要素技術,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
-
モンテカルロシミュレーションによるソフトエラー耐性ラッチ、SRAMの信頼性評価
-
組込みソフトウェアの動的振舞いによるシステム性能の評価手法
-
改良カナリアFFを利用した高信頼性VLSI設計手法の提案
-
冗長化FF置き換え方式による高信頼性VLSI設計の自動化(信頼性,システムオンシリコンを支える設計技術)
-
モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
-
モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
-
モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
-
モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
-
4.7 カナリアFF(第4章:素子特性ばらつき,ディペンダブルVLSIシステム)
-
2.3 設計自動化技術(第2章:放射線によるソフトエラー,ディペンダブルVLSIシステム)
もっと見る
閉じる
スポンサーリンク