モンテカルロシミュレーションによるソフトエラー耐性ラッチ、SRAMの信頼性評価
スポンサーリンク
概要
- 論文の詳細を見る
- 2012-07-30
著者
関連論文
- 入力依存の遅延ばらつきを利用するDVSシステムにおける性能およびエリアオーバーヘッドの改善検討(低消費電力,集積回路とアーキテクチャの協創〜どう繋ぐ?どう使う?マルチコア〜)
- AI-1-6 ディペンダブルVLSI設計技術への挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
- 計算機アーキテクチャのトップカンファレンスを攻略しよう!
- タイミングエラーの予報を目的とするカナリアFFの挿入位置限定(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- タイミングエラーの予報を目的とするカナリアFFの挿入位置限定(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地)
- Computer Science Unpluggedの教員免許更新講習での活用事例
- タイミングエラーの予報を目的とするカナリアFFの挿入位置限定(ディペンダブル設計,デザインガイア2008-VLSI設計の新しい大地-)
- 入力依存の遅延ばらつきを利用するDVSシステムにおける性能およびエリアオーバーヘッドの改善検討(集積回路とアーキテクチャの協創 : どう繋ぐ?どう使う?マルチコア)
- LSIの信頼性評価指標の提案
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法 (システム数理と応用)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法 (信号処理)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法 (VLSI設計技術)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法 (回路とシステム)
- 改良カナリアFFを利用した高信頼性VLSI設計手法の提案(要素技術,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- モンテカルロシミュレーションによるソフトエラー耐性ラッチ、SRAMの信頼性評価
- 改良カナリアFFを利用した高信頼性VLSI設計手法の提案
- 冗長化FF置き換え方式による高信頼性VLSI設計の自動化(信頼性,システムオンシリコンを支える設計技術)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
- モンテカルロシミュレーションによるソフトエラー率の数量的評価手法(システムと信号処理及び一般)
- 4.7 カナリアFF(第4章:素子特性ばらつき,ディペンダブルVLSIシステム)