ビット線電力を74%削減する動画像処理応用10T非プリチャージ2-portSRAMの設計(アナログ・デジアナ・センサ,通信用LSI)
スポンサーリンク
概要
- 論文の詳細を見る
動画像処理に適した低消費電力・非プリチャージ2.port SRAMを提案する.提案するメモリセルは10トランジスタ(10T)構成であり,6Tメモリセルに読出しインバータ及び読出しポート用伝達ゲートを付加している.読出しインバータにより読出しビット線が充放電されるため,読出しビット線上のプリチャージ回路が不要となり,プリチャージによる消費電力が削減される.またプリチャージの時間が不要なため従来SRAMと比べ38%サイクルタイムを短縮することができる.さらに,H.264の再構成画像メモリとして適用するとビット線の充放電回数を81%削減し,読出しの消費電力を74%削減できる.90-nmプロセスにおける面積オーバーヘッドは14.4%である.
- 社団法人電子情報通信学会の論文
- 2007-07-19
著者
-
森田 泰弘
神戸大学
-
川口 博
神戸大学大学院工学研究科
-
奥村 俊介
神戸大学
-
藤原 英弘
神戸大学
-
井口 友輔
神戸大学
-
野口 紘希
神戸大学
-
吉本 雅彦
神戸大学
-
新居 浩二
株式会社ルネサステクノロジ
-
川口 博
神戸大学 工学部 情報知能工学科
-
奥村 俊介
神戸大学大学院工学研究科
-
井口 友輔
神戸大学大学院工学研究科
-
新居 浩二
ルネサステクノロジー
-
新居 浩二
ルネサスエレクトロニクス株式会社
-
森田 泰弘
宇宙科学研
-
吉本 雅彦
神戸大学システム情報学研究科|独立行政法人科学技術振興機構 Crest
-
野口 紘希
神戸大学大学院工学研究科
-
奥村 俊介
神戸大学システム情報学研究科
-
藤原 英弘
神戸大学大学院工学研究科
-
新井 浩二
ルネサスエレクトロニクス株式会社
-
吉本 雅彦
神戸大学システム情報学研究科:独立行政法人科学技術振興機構 Crest
-
森田 泰弘
東京都立多摩総合医療センター外科
-
森田 泰弘
宇宙航空研究開発機構宇宙科学研究所宇宙航行システム研究系
-
川口 博
神戸大学
関連論文
- 時刻同期型MACプロトコルを用いる58-μWワンチップセンサノードプロセッサ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 定期情報収集型センサネットワークのためのRTS/CTS交換に基づくデータ送信スケジューリング(トラヒック,一般)
- 低消費電力センサノードVLSIのための時刻同期型MACプロトコルの研究(センサネットワーク,アドホックネットワーク)
- 高信頼性モードと高速アクセスモードを有するディペンダブルSRAM(高信頼システム,システム設計及び一般)
- 高信頼性モードと高速アクセスモードを有するディペンダブルSRAM(システム設計及び一般)
- DVS環境下での小面積・低電圧動作8T SRAMの設計(メモリ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- DVS環境下での小面積・低電圧動作8T SRAMの設計(メモリ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- ビット線電力を74%削減する動画像処理応用10T非プリチャージ2-portSRAMの設計(アナログ・デジアナ・センサ,通信用LSI)
- ビット線の電力を削減する実時間動画像処理応用2-port SRAM(新メモリ技術とシステムLSI)
- A-3-11 ビット線電力を8割削減する動画像処理応用10T非プリチャージ2-port SRAM(A-3.VLSI設計技術,一般講演)
- C-12-42 ビット線充放電電力を53%削減する動画像処理応用2-port SRAM(C-12.集積回路D(メモリ),一般講演)
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- AS-2-2 動的電圧制御環境下における0.3-V動作64-kb SRAM(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- 動画像符号化処理における電力最小化のためのフィードフォワード型動的周波数/電圧協調制御アルゴリズム
- B-20-10 ワイヤレスセンサネットワークのためのデータ集約を考慮した部分起動メモリの電力削減効果に関する研究(B-20.ユビキタス・センサネットワーク,一般セッション)
- ワイヤレスセンサーネットワーク応用キャリアセンス機能を持つ433MHz帯、356-uW電圧増幅器(アナログ・デジアナ・センサ,通信用LSI)
- 長波帯標準電波を用いた低電力センサノードのための垂直統合設計(アナログ・デジアナ・センサ,通信用LSI)
- A-21-26 ワイヤレスセンサネットワークのためのタイマ制御によるカウンタベースブロードキャスティング方式の改良(A-21.センサネットワーク,一般講演)
- センサネットワークのための長波帯標準電波時刻同期を用いた周期起動型MACの提案(ユビキタス時代のNWシステム・サービス,シームレス通信サービス,一般)
- センサネットワークのための集約率を考慮したGIT経路制御の評価(トラヒック,一般)
- センサネットワークのための長波帯標準電波時刻同期を用いた周期起動型MACの提案(トラヒック,一般)
- 製造ばらつきを考慮したセンサネットワークノード消費電力モデルの提案と評価(トラヒック,一般)
- 送信電力制御による効率劣化の影響(トラヒック,一般)
- BS-10-5 センサノードの製造バラツキを考慮したネットワーク可用時間改善の一検討(BS-10.移動通信環境統合化ネットワーク技術,シンポジウム)
- センサネットワークのための集約率を考慮したGIT経路制御の評価(ユビキタス時代のNWシステム・サービス, シームレス通信サービス, 一般)
- B-5-148 ワイヤレスセンサノードのための送信電力制御におけるインピーダンス不整合の影響(B-5.無線通信システムB(ワイヤレスアクセス),通信1)
- カラム線制御回路を用いた0.56V動作128-kb 10T小面積SRAM(メモリ技術)
- 7T/14TディペンダブルSRAMおよびハーフセレクト回避セル配置構造(メモリ技術)
- C-12-4 7T/14TディペンダブルSRAMおよびそのセル配置構造(C-12.集積回路,一般セッション)
- チップ間ばらつき補正機能を有する基板バイアス制御を用いた0.42V動作486-kb FD-SOI SRAM(学生・若手研究会)
- コグニティブ無線向け可変帯域ディジタルバンドパスフィルタの設計(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- コグニティブ無線向け可変帯域ディジタルバンドパスフィルタの設計(ワイヤレスとワイヤライン,アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 消費電力を50%削減する動的電圧/周波数制御型H.264/AVC HDTVデコーダアーキテクチャ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(低消費電力設計,システム設計及び一般)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(システム設計及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- プロセスばらつきを考慮したNoCアーキテクチャの検討
- CPU消費電力削減のための周波数-電圧協調型電力制御方式の設計ルールとフィードバック予測方式による適用(VLSIシステム)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
- 周波数-電圧協調型省電力制御におけるアルゴリズムとデザインルール
- 周波数-電圧協調型電力制御における使用周波数群決定方法の提案とMPEG-4デコーダによる検証
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 有機トランジスタとプラスチックMEMSスイッチを集積化した無線電力伝送シート向けの回路技術(アナログ・デジアナ・センサ,通信用LSI)
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- Bus Shuffling : 低消費電力向けの新しいバス技術
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- マルチタスク実装マルチメディアに対する周波数-電源電圧協調型電力制御(ディジタル情報家電,放送用,ゲーム機用システムLSI)
- 電源電圧と周波数の動的制御によるH.264/AVCデコーダの低消費電力化(アナログ・デジアナ・センサ,通信用LSI)
- 有機トランジスタとプラスチックMEMSスイッチを集積化した無線電力伝送シート向けの回路技術 (情報センシング)
- 有機トランジスタとプラスチックアクチュエータを集積化したフレキシブルな点字ディスプレイ向けの回路技術(VLSI一般(ISSCC2006特集))
- 二重ワード線と二重ビット線構造を用いた3次元積層シート型スキャナ(VLSI一般(ISSCC2005特集))
- 有機トランジスタと有機光センサーの集積化 : シート型スキャナーへの応用
- 有機トランジスタと有機光センサーの集積化 : シート型スキャナーへの応用(表示記録用有機材料及びデバイス・一般)
- 有機トランジスタと有機光センサーの集積化 : シート型スキャナーへの応用(表示記録用有機材料及びデバイス・一般)
- 有機トランジスタと有機光センサーの集積化 : シート型スキャナーへの応用
- 有機トランジスタの新しい応用を拓くフレキシブル大面積センサー : 電子人工皮膚への応用
- 実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
- 電源電圧と周波数の動的制御によるH.264/AVCデコーダの低消費電力化 (情報センシング)
- 消費電力を50%削減する動的電圧/周波数制御型H.264/AVC HDTVデコーダアーキテクチャ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- 低電力実時間組込システムのためのOS, アプリケーション, ハードウェア協調によるCVS(Cooperarie Voltage Scaling)と電圧ホッピング (「VLSI一般」)
- 1.27Gb/s/pin, 3mW/pin Wireless Superconnect (WSC) Interface Scheme(VSLI一般(ISSCC'03関連特集))
- A 0.5V, 400MHz, V_-Hopping Processor with Zero-V_ FD-SOI Technology(VSLI一般(ISSCC'03関連特集))
- 閾値ホッピング(V_-hopping)手法を用いた低電圧・低消費電力プロセッサ (「VLSI一般」)
- ED2000-124 / SDM2000-106 / ICD-2000-60 Boosted Gate MOS(BGMOS) : デバイスと回路の協調によるリークフリー回路の提案
- ED2000-124 / SDM2000-106 / ICD2000-60 Boosted Gate MOS (BGMOS) : デバイスと回路の協調によるリークフリー回路の提案
- ED2000-124 / SDM2000-106 / ICD2000-60 Boosted Gate MOS(BGMOS) : デバイスと回路の協調によるリークフリー回路の提案
- 0.5V電源電圧における低スタンバイ電流CMOS設計法
- 0.5v電源電圧における低スタンバイ電流CMOS設計法
- Zigzag Power-gating, Dual-V_/V_および Micro-V_-hopping を用いた低リーク電力FPGAの設計
- Zigzag Power-gating, Dual-V_/V_およびMicro-V_-hoppingを用いた低リーク電力FPGAの設計(デジタル・情報家電, 放送用, ゲーム機用システムLSI, 及び一般)
- 低電圧SRAMのためのDynamic Leakage Cut-off設計法
- 低電圧SRAMのためのDynamic Leakage Cut-off設計法
- 低電圧SRAMのためのDynamic Leakage Cut-off設計法
- Cut-and-Paste Organic FET Customized ICs for Application to Artificial Skin (VLSI一般(ISSCC2004特集))
- 高リーク環境におけるSelf-Timed Cut-Off法を利用した統計的なリーク電流削減手法(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高りーク環境におけるSelf-Timed Cut-Off法を利用した統計的なリーク電流削減手法(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高りーク環境におけるSelf-Timed Cut-Off法を利用した統計的なリーク電流削減手法(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高りーク環境におけるSelf-Timed Cut-Off法を利用した統計的なリーク電流削減手法(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高リーク環境における Self-Timed Cut-Off 法を利用した統計的なリーク電流削減手法
- A-3-11 Fast Block-Wise V_-Hopping Scheme
- 低スタンバイ電流SRAMのための異常リーク電流抑制方式 (特集1 低消費電力化進む半導体デバイス)
- サブ1VのSRAMにおけるリークを2桁以上削減する新手法RRDSV(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- サブ1VのSRAMにおけるリークを2桁以上削減する新手法 RRDSV
- イプシロンロケットの開発構想(イプシロンロケットの開発 第1回)
- イプシロンロケットの情報化システムの開発(イプシロンロケットの開発 第4回)
- SF-009-2 肥満患者に対する腹腔鏡下幽門側胃切除術における術前胃周囲血管同定の検討(SF-009 サージカルフォーラム(9)胃 鏡視下-2,第112回日本外科学会定期学術集会)
- PS-039-7 浸潤性膵管癌術後補助化学療法の効果に関する検討(PS-039 膵 周学的治療-3,第112回日本外科学会定期学術集会)