大容量ATMスイッチシステムにおける低電力化の1手法
スポンサーリンク
概要
- 論文の詳細を見る
サブT bit/sクラスのスループットを持つ大容量ATM交換機として、入出力バッファ型ATMスイッチが報告されている。このATMスイッチには、10Gbit/sインターフェースを持つ入力および出力バッファLSIと、20Gbit/sスループットを持つクロスボイントスイッチLSI(XP LSI)が搭載されている(図1)。20Gbit/sスループットを達成するために、XP LSIはSiバイポーラ技術により32並列展開で625Mbit/s以上の動作速度を達成している。しかし、LSIのI/OとしてECLインターフェースを使用しているため、消費電力がかなり大きいという問題がある。そこでI/Oの低電力化によるスイッチシステムの低電力化を検討した。
- 社団法人電子情報通信学会の論文
- 1995-09-05
著者
-
市野 晴彦
Ntt Lsi研究所
-
小林 由治
NTT LSI研究所
-
川村 智明
NTTネットワークサービスシステム研究所
-
小林 由治
NTTエレクトロニクステクノロジー
-
松村 常夫
NTTネットワークサービスシステム研究所
-
小林 由治
Nttエレクトロニクステクノロジー(株)
-
川村 智明
Nttエレクトロニクス
関連論文
- 50-GHzf_T,70-GHzf_シリコンバイポーラ技術 : USST
- B-6-4 複数ATMノード間での呼制御機能共有化の一検討
- 大容量ATMスイッチシステムにおける低電力化の1手法
- ボロンをイオン注入した酸化膜を拡散源とするベース形成法を用いたSST-IC特性
- 低電力バイポーラ電流モード I/O 回路
- 低エネルギーバイポーラ電流モードI/O回路
- 0.5μmバイポーラデバイス : SST1C
- Siバイポーラ技術を用いた高速・高感度識別回路
- 超高速マスタスライスLSIの設計 (バイポ-ラSSTによる超高速集積回路技術)
- B-6-24 600Mb/s単相ダイナミックレファレンスECL回路
- 10 Gbit/sシリコンバイポーラゲートアレイ
- SST-1Cを用いた超高速ゲートアレイの検討
- 2.4Gb/s識別再生・タイミング抽出PLL-IC
- 3V,2.4Gb/s光受信用無調整等化増幅リミツタIC
- 3.5Gb/s 低電力4B1C符号用MUX/DEMUX回路
- 光インターコネクション用3.5Gb/s,4ch,Si-バイポーラ受信LSI
- 光インターコネクション用3.5Gb/s、4ch,Siバイポーラ送信LSI
- コピートランク型マルチキャストATMスイッチ
- バイポーラ技術の現状と将来動向
- 相補型ラテラルPNPトランジスタ
- 光インターコネクション用3.5Gb/s、4ch、Siバイポーラ送信、受信LSI
- ATMノードシステムにおけるフレキシブルハードウェア設計法の検討
- ATMノードシステムにおけるフレキシブルハードウェア設計法の検討
- マルチGbit/s高速低電カバイポーラスタンダードセルLSI設計法
- SiバイポーラLSIの低電力化設計法
- MCM-D, スタックRAMをベーストした高性能ATMスイッチのハードウェア技術
- MCM-D, スタックRAMをベースとした高性能ATMスイッチのハードウェア技術
- 高性能ATM交換機用小型マイクロプロセッサモジュールの放熱構造
- 高性能ATM交換機用小型マイクロプロセッサモジュールの開発
- 高性能ATM交換機用小型マイクロプロセッサモジュールの開発
- MCM技術による小型高性能ATM交換機構成法
- スイッチアーキテクチャとデバイスを考慮に入れた最適ATMスイッチ設計法の提案
- MCM技術による高性能ATM交換機構成法
- MCM技術による高性能ATM交換機構成法
- 100Gbit/s級超高速ATMスイッチモジュール構成法
- 低電力Gbit/s I/O回路のツイストペアケーブル伝送特性
- ツイストペアケーブルを用いた600 Mbit/s架間伝送の検討
- ツイストペアケーブルを用いた600Mbit/s架間伝送の検討
- GHz帯ECL低電力2モジュラスプリスケーラの設計技術
- 全差動型SiバイポーラLSIの設計手法
- 2.0V-Gbit/s動作Siバイポーラ論理回路 : CMCL
- 2V動作Gbit/s低電力Siバイポーラ論理回路 : Current Mirror Control Logic (CMCL)
- 2V動作Gbit/s低電力Siバイポーラ論理回路 : Current Mirror Control Logic (CMCL)
- マルチGbit/s超高速バイポーラLSI設計法
- 低電力バイポーラクロック分配回路構成の一検討
- 次世代光通信用超高速 IC の開発動向
- VHDLを用いたセルフバッファ機能設計の一検討
- パイプライン動作するドミノ型CMOS多値論理回路の検討
- VHDLを用いたATMスイッチ機能設計効率化の検討
- SiバイポーラLSIの配線遅延見積手法
- Gbit/sバイポーラスタンダードセルLSI構成法
- ハードウェア記述言語VHDLを用いたATMセル処理用セルバッファ高機能化の検討
- ATMセルバッファLSIにおける高速入力データ処理の検討
- VHDLを用いたATMセルバッファにおけるセル挿入・抽出機能の検討