10 Gbit/sシリコンバイポーラゲートアレイ
スポンサーリンク
概要
- 論文の詳細を見る
マルチメディア通信の基盤と考えられる広帯域ISDN実現のためには、通信システムの大容量化、高速化が必要である。これらの技術を支えるハードウエアとして高速半導体ICの開発も重要な課題である。今回、我々はフルカスタムICと比較して設計者の負担軽減や開発期間の短縮化が可能な10 Gbit/sクラスのシリコンバイポーラゲートアレイを検討したのでその設計、試作結果について報告する。
- 社団法人電子情報通信学会の論文
- 1994-09-26
著者
-
小林 由治
NTT LSI研究所
-
小林 由治
NTTエレクトロニクステクノロジー
-
川野 龍介
NTT LSI研究所
-
山口 力
NTT LSI研究所
-
山口 力
Ntt El研
-
富樫 稔
NTT LSI 研究所
-
富樫 稔
NTTネットワークサービスシステム研究所
関連論文
- 50-GHzf_T,70-GHzf_シリコンバイポーラ技術 : USST
- 大容量ATMスイッチシステムにおける低電力化の1手法
- ボロンをイオン注入した酸化膜を拡散源とするベース形成法を用いたSST-IC特性
- 0.5μmバイポーラデバイス : SST1C
- Siバイポーラ技術を用いた高速・高感度識別回路
- 10 Gbit/sシリコンバイポーラゲートアレイ
- SST-1Cを用いた超高速ゲートアレイの検討
- 3.5Gb/s 低電力4B1C符号用MUX/DEMUX回路
- 光インターコネクション用3.5Gb/s,4ch,Si-バイポーラ受信LSI
- 光インターコネクション用3.5Gb/s、4ch,Siバイポーラ送信LSI
- バイポーラ技術の現状と将来動向
- 相補型ラテラルPNPトランジスタ
- 光インターコネクション用3.5Gb/s、4ch、Siバイポーラ送信、受信LSI
- マルチGbit/s高速低電カバイポーラスタンダードセルLSI設計法
- 704MHz,BiCMoS,ATMスイッチLSI
- Si3次元MMIC
- GHz帯ECL低電力2モジュラスプリスケーラの設計技術
- 10Gb/s直列入出力型ATMスイッチの2×2動作
- 10Gb/s直列入力型ATMスイッチ用LSIの試作
- 10Gb/s直列入出力型 ATMスイッチLSI
- 2.0V-Gbit/s動作Siバイポーラ論理回路 : CMCL
- 2V動作Gbit/s低電力Siバイポーラ論理回路 : Current Mirror Control Logic (CMCL)
- 2V動作Gbit/s低電力Siバイポーラ論理回路 : Current Mirror Control Logic (CMCL)
- マルチGbit/s超高速バイポーラLSI設計法
- 次世代光通信用超高速 IC の開発動向