リーフセル用配線システム
スポンサーリンク
概要
- 論文の詳細を見る
ライブラリの開発コスト削減および Time to market短縮のために、ライブラリ自動合成技術への要望が高まっている。本稿ではセル内部のトランジスタ間配線手法について述べる。本手法は引きはがし再配線手法であり、従来より一般的に用いられる配線長、コンタクト数、設計規則違反の他に、スタンダードセル設計に特有なセル高さ制約に関するコストを評価指標として配線経路改善を行ない、同時にトランジスタ端子位置の最適化を行なう。本手法により人手並の配線結果を得ることができた。
- 一般社団法人情報処理学会の論文
- 1997-10-28
著者
-
福井 正博
松下電器産業株式会社 半導体研究センター
-
四宮 典子
松下電器産業株式会社半導体研究センター
-
福井 正博
松下電器産業株式会社半導体開発本部半導体先行開発センター
-
西垣 泰男
株式会社松下ソフトリサーチ
-
四宮 典子
松下電器産業株式会社半導体開発本部半導体先行開発センター
-
福井 正博
立命館大 理工
-
福井 正博
松下電器産業 半導体先行開セ
関連論文
- GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
- GPUを用いた超並列電源シミュレータの一検討(低消費電力設計,システムオンシリコンを支える設計技術)
- スタンダードセル方式ブロックの形状見積りの方法と評価
- リーフセル回路最適化手法(システムLSIの設計技術と設計自動化)
- 製造ばらつきを考慮したマクロセルレイアウト合成システム
- 統計的静的遅延解析における偽パス除去手法について
- CMOS組み合わせ回路のための相関を考慮した統計的静的遅延解析手法
- マクロセルの最適レイアウト合成システム
- レイアウトを考慮した容量/面積推定モデルおよびトランジスタサイズ最適化手法 (電子システムの設計技術と設計自動化)
- トランジスタのサイズと折り返しとの同時最適化手法
- レイアウトを考慮したトランジスタサイジングの一手法
- 屈曲ゲートを用いたレイアウト合成手法とその評価
- リーフセル合成のための一配線手法(電子システムの設計技術と設計自動化)
- リーフセル用配線システム
- リーフセル用配線システム
- シー・オブ・セルズ型レイアウト・アーキテクチャの提案 : 最適なセル列高さに合わせたリーフ・セル再合成
- VLSIのリーフセル合成に関する一手法 : コンパクション方法の開発とその評価
- VLSIのリーフセル合成に関する一手法(コンパクション方法の開発とその評価)
- 製造ばらつきを考慮したマクロセルレイアウト合成システム
- CMOS組み合わせ回路のための相関を考慮した統計的静的遅延解析手法
- CMOS組み合わせ回路のための相関を考慮した統計的静的遅延解析手法
- マクロセルの最適レイアウト合成システム
- 統計的静的遅延解析における偽パス除去手法について
- 統計的静的遅延解析における偽パス除去手法について
- レイアウトを考慮したトランジスタサイジングの一手法
- 電圧および温度変動を考慮した遅延ばらつきモデル構築の一手法(製造性考慮設計,システムオンシリコンを支える設計技術)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- ITS画像処理アルゴリズムの数学的記述から電子システム記述への変換の一手法(高位設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 回路シミュレーション高速化のためのハードウエアアルゴリズムの一実現
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 細粒度電源管理に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,デザインガイア2010-VLSI設計の新しい大地-)
- 混合正規分布を用いた統計的タイミング解析手法の精度向上について(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 回路モジュールの再利用を考慮したRTL電力シミュレータの一構成と評価
- RTL電力ライブラリ構築の一手法(低消費電力設計,システムオンシリコンを支える設計技術)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- パワーゲーティングにおけるラッシュカレント評価のための大規模LSIモデル構築の一提案(低電力設計,デザインガイア2010-VLSI設計の新しい大地-)
- 順序回路に対するRTL電力マクロモデル化の一手法
- 実動作に近い電池充放電シミュレータの開発(低消費電力設計,システムオンシリコンを支える設計技術)
- 順序回路に対するRTL電力マクロモデル化の一手法 (ディペンダブルコンピューティング)
- 順序回路に対するRTL電力マクロモデル化の一手法 (VLSI設計技術)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- MTCMOSパワーゲーティング回路の性能モデル化の一検討(低消費電力設計,信号処理,LSI,及び一般)
- セル合成におけるトランジスタ配置手法
- 屈曲ゲートを用いたセルレイアウト最適化手法
- トランジスタのレイアウトモデルに柔軟性を持たせたコンパクション手法
- システムアルゴリズム教育のための理工系大学院向け実習コースの構築
- 分枝限定法に基づく組込み向けVLIW型プロセッサのアーキテクチャ探索手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- 混合正規分布を用いた統計的静的遅延解析手法の性能評価(DFM,システムオンシリコンを支える設計技術)
- 混合正規分布統計的最大値演算における最適性評価の一考察(DFM,システムオンシリコンを支える設計技術)
- マルチサイクル演算に対応したVLIW型プロセッサ向け消費電力最小命令スケジューリング手法(プロセッサ設計,システムオンシリコンを支える設計技術)
- AI-1-3 GPGPUによるバックワードオイラー法回路シミュレーションの高速化の一試行(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- AI-1-2 EDAへのGPGPU適用例の紹介(AI-1.GPUを用いた高速化技術とそのVLSI設計への応用,依頼シンポジウム,ソサイエティ企画)
- 経年劣化を考慮した統計的遅延解析の一手法
- 経年劣化を考慮した統計的遅延解析の一手法
- GPUによる電源配線シミュレーションの高速化と評価(計算機システム,学生論文)
- ビア信頼性を考慮した電源配線最適化手法(VLSI設計技術とCAD)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築 (リコンフィギャラブルシステム)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価 (リコンフィギャラブルシステム)
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- キャリブレーション機能を有する高精度リチウムイオン蓄電池シミュレータ
- リチウムイオン電池の劣化モデルの一考察 : SEI劣化と負極容量劣化を用いた定式化(電池技術関連,一般)
- 等電力曲線モデルに基づく高精度・高効率RTL電力マクロモデル
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- 電力需要のピークカットに貢献する蓄電池マネジメント手法
- NBTIを考慮した電源配線最適化の一手法(信頼性,システムオンシリコンを支える設計技術)
- 経年劣化を考慮した統計的遅延解析の一手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- 経年劣化を考慮した統計的遅延解析の一手法(設計技術,組込み技術とネットワークに関するワークショップETNET2012)
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行
- GPGPUによる電源配線回路シミュレーション高速化手法の性能評価(電力/電源解析,システムオンシリコンを支える設計技術)
- GPGPUによる電源回路シミュレーションに対する後退オイラー法の実装と評価(VLSI設計技術とCAD)
- 局所領域フィッティングによる高精度・高効率RTL電力マクロモデル(VLSI設計技術研究専門委員会推薦論文)(VLSI設計技術とCAD)
- PSoCを用いたリチウムイオン蓄電池の残量予測回路の実装と評価
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 大規模集積回路の信頼性ホットスポット見える化に関する一試行(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- ベクタプロセッサVeniceを用いた道路標識認識システムの構築
- 細粒度電源管理を考慮した基本ブロックレベル消費エネルギー推定手法(低電力化・高信頼化,組込み技術とネットワークに関するワークショップETNET2013)
- PSoCを用いたリチウムイオン蓄電池の劣化抑制型急速充電システムの実装と評価
- 電力需要のピークカットに貢献する蓄電池マネジメント手法(スケジューリング・省電力,組込み技術とネットワークに関するワークショップETNET2013)