槇山 秀樹 | 超低電圧デバイス技術研究組合
スポンサーリンク
概要
関連著者
-
平本 俊郎
東京大学生産技術研究所
-
水谷 朋子
東京大学生産技術研究所
-
杉井 信之
超低電圧デバイス技術研究組合
-
岩松 俊明
超低電圧デバイス技術研究組合
-
山本 芳樹
超低電圧デバイス技術研究組合
-
槇山 秀樹
超低電圧デバイス技術研究組合
-
尾田 秀一
超低電圧デバイス技術研究組合
-
角村 貴昭
超低電圧デバイス技術研究組合
-
篠原 博文
超低電圧デバイス技術研究組合
-
杉井 信之
(株)日立製作所中央研究所
著作論文
- 超低電力LSIを実現する薄膜BOX-SOI(SOTB)CMOS技術(SOIテクノロジ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 超低電力LSIを実現する薄膜BOX-SOI(SOTB)CMOS技術(SOIテクノロジ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 完全空乏型Silicon-on-Thin-BOX (SOTB) MOSトランジスタにおけるドレイン電流ばらつき(SOIテクノロジ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 完全空乏型Silicon-on-Thin-BOX (SOTB) MOSトランジスタにおけるドレイン電流ばらつき(SOIテクノロジ,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 完全空乏型Silicon-on-Thin-BOX (SOTB) SRAMセルの電源電圧0.4Vにおけるセル電流ばらつき低減(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 完全空乏型Silicon-on-Thin-BOX (SOTB) SRAMセルの電源電圧0.4Vにおけるセル電流ばらつき低減(低電圧/低消費電力技術,新デバイス・回路とその応用)
- P/N駆動力バランスを考慮した基板バイアス制御による超低電圧0.4V動作SOTB-CMOS回路のダイ間遅延ばらつき抑制(先端CMOSデバイス・プロセス技術(IEDM特集))
- 超低電力LSIを実現する薄膜BOX-SOI(SOTB)CMOS技術
- 完全空乏型Silicon-on-Thin-BOX(SOTB)MOSトランジスタにおけるドレイン電流ばらつき
- 超低電力LSIを実現する薄膜BOX-SOI(SOTB)CMOS技術