小林 良太郎 | 名古屋大学大学院工学研究科
スポンサーリンク
概要
関連著者
-
小林 良太郎
名古屋大学大学院工学研究科
-
島田 俊夫
名古屋大学
-
小林 良太郎
豊橋技術科学大学
-
安藤 秀樹
名古屋大学
-
島田 俊夫
名古屋大学大学院工学研究科
-
安藤 秀樹
名古屋大学大学院工学研究科
-
安藤 秀樹
名古屋大学大学院工学研究科電子情報学専攻
-
森 敦司
名古屋大学大学院工学研究科
-
小川 行宏
名古屋大学大学院工学研究科:(現)岐阜県製品技術研究所
-
片山 清和
名古屋大学大学院工学研究科
-
片山 清和
名古屋大学大学院工学研究科:(現)四日市大学経済学部
-
伊藤 大地
名古屋大学大学院工学研究科
-
林 久紘
名古屋大学大学院工学研究科
-
野口 良太
名古屋大学大学院工学研究科
-
藤岡 涼
名古屋大学大学院工学研究科
-
藤岡 涼
名古屋大学大学院工学研究科:(現)日本電気株式会社
-
谷口 英樹
名古屋大学大学院工学研究科
-
市川 彰孝
名古屋大学大学院工学研究科
-
谷口 英樹
横浜市立大学大学院医学研究科臓器再生医学
-
谷口 英樹
筑波大学 臨床医 外科
-
上村井 明夫
名古屋大学大学院工学研究科
-
谷口 英樹
横浜市立大学医学部臓器再生医学
-
市川 彰孝
名古屋大学大学院工学研究科:(現)トヨタ自動車株式会社
-
岩田 充晃
名古屋大学大学院工学研究科
-
岩田 充晃
名古屋大学大学院工学研究科:(現)三菱重工業株式会社
-
志村 一樹
名古屋大学大学院工学研究科
-
間所 峻洋
名古屋大学大学院工学研究科
-
堀部 大介
名古屋大学大学院工学研究科
-
梶山 太郎
名古屋大学大学院工学研究科
-
吉瀬 謙二
東京工業大学
-
小林 良太郎
豊橋科学技術大学情報工学系
-
松崎 元昭
名古屋産業科学研究所
-
山田 祐司
株式会社エス・ディー・エスバイオテック
-
松崎 元昭
名古屋大学大学院工学研究科
-
大熊 穣
名古屋大学大学院工学研究科:(現)トヨタ自動車株式会社
-
山田 祐司
(現)株式会社三洋電機
-
山田 祐司
(株)エス・ディー・エス バイオテック
-
吉瀬 謙二
東京工業大学大学院情報理工学研究科
-
木村 勉也
名古屋大学大学院工学研究科
-
永田 真稔
名古屋大学大学院工学研究科
-
三好 健文
東京大学大学院情報理工学系研究科創造情報学専攻
-
笹田 耕一
東京大学大学院情報理工学系研究科
-
笹田 耕一
東京大学:(現)東京大学大学院情報理工学系研究科創造情報学専攻
-
谷口 英樹
横浜市立大学 大学院医学研究科臓器再生医学
-
三好 健文
東京工業大学大学院情報理工学研究科|独立行政法人科学技術振興機構
-
山本 哲弘
名古屋大学大学院工学研究科
-
澁谷 真帆
名古屋大学大学院工学研究科
-
中嶋 昭夫
名古屋大学大学院工学研究科
-
山口 武
名古屋大学大学院工学研究科
-
笹田 耕一
東京大学大学院 情報理工学系研究科
-
谷口 英樹
筑波大 臨床医学系 外科
-
野口 良太
株式会社日立製作所汎用コンピュータ事業部
-
市村 和人
名古屋大学大学院 工学研究科
-
川梅 慶紀
名古屋大学大学院 工学研究科
-
加納 正晃
名古屋大学大学院工学研究科
-
安藤 秀樹
名古屋大学工学部
-
小林 良太郎
名古屋大学工学部
-
島田 俊夫
名古屋大学工学部
-
山田 祐司
名古屋大学大学院工学研究科
著作論文
- パイプラインステージ統合をオンチップで制御する低消費電力プロセッサのFPGA実装と評価(低消費電力技術,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- 分岐方向の偏りを利用し破壊的競合を低減する分岐予測方式 (並列処理)
- 依存関係に基づくスラックの共有化手法(コンピュータシステム)
- Drowsyキャッシュにおける活性期間の制御手法に関する検討(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- Drowsyキャッシュにおける活性期間の制御手法に関する検討(低消費電力キャッシュ,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
- タスクの予測によりコンテキストスイッチを投機実行する手法に関する検討(並行処理(1))
- 投機的実行の深さに着目した低消費電力化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- パイプラインステージ統合のオンチップ制御機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- スラック命令数を増加させるスラック共有化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 発見的手法に基づくローカル・スラック予測機構(プロセッサアーキテクチャ)
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- リネーミングされるレジスタ番号の整列によるレジスタ・キャッシュの高精度化手法(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- クリティカル・パス上の命令に着目したレジスタ・キャッシュの使用法(メモリシステム,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- リネーミングされるレジスタ番号の整列によるレジスタ・キャッシュの高精度化手法(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- クリティカル・パス上の命令に着目したレジスタ・キャッシュの使用法(メモリシステム, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
- VT-CMOSキャッシュの性能低下をアドレス予測を用いて低減する先行起動機構(キャッシュ機構)
- 頻出値を利用した物理レジスタの共有化手法(プロセッサアーキテクチャ)
- 遺伝的アルゴリズムを用いた分岐予測機構設計
- 遺伝的アルゴリズムを用いた分岐予測機構設計
- メニーコアプロセッサ時代を拓くシステムソフトウェアへの挑戦(セッション4:マルチコア向けシステムソフトウェア)
- 投機的実行の深さに着目した低消費電力化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- パイプラインステージ統合のオンチップ制御機構(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- スラック命令数を増加させるスラック共有化手法(プロセッサアーキテクチャ(1),「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2007))
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- 命令実行時の振る舞いに着目したローカル・スラック予測(組込技術とネットワークに関するワークショップETNET2006)
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- 単一チップ・マルチプロセッサSKYにおける投機的スレッド実行の性能評価(プロセッサ/コンパイラ, FRGAとその応用及び一般)
- SKYのマルチスレッド・モデルを実現したSMTプロセッサにおける物理レジスタの共有化手法(チップマルチプロセッサ)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 非数値計算プログラムにおけるスレッドレベル並列性の限界 : スレッド間メモリ曖昧性除去技術との関係(プロセッサアーキテクチャ)
- 単一チップ・マルチプロセッサSKYにおけるデータフローを考慮したスレッド分割技法(コンパイラ技術)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 音響FDTD法演算支援LSIの設計(FPGAとその応用及び一般)
- 多機能メニーコアを実現するアーキテクチャ技術Feature-Packingの構想(Inventive and Creative Architecture特別セッションI)
- オンチップマルチプロセッサアーキテクチャSKYの評価
- オンチップマルチプロセッサアーキテクチャSKYの評価
- オンチップマルチプロセッサアーキテクチャSKYの評価
- オンチップマルチプロセッサアーキテクチャSKYの評価
- オンチップマルチプロセッサアーキテクチャSKYの評価
- オンチップマルチプロセッサアーキテクチャSKYの評価
- 動的に破壊的競合を削減する分岐予測機構に関する検討
- 動的に破壊的競合を削減する分岐予測機構に関する検討
- 動的に破壊的競合を削減する分岐予測機構に関する検討
- 競合による予測精度低下を緩和する分岐予測機構 (機能論理設計, アーキテクチャ設計支援と一般)
- 直交性を考慮したハイブリッド分岐予測機構
- 最近の値の局所性に着目した共有化による物理レジスタ削減
- 単一チップマルチプロセッサ・アーキテクチャSKYにおけるメモリ同期機構の評価
- 単一チップマルチプロセッサ・アーキテクチャSKYにおけるスレッド分割技法の評価
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- 非数値計算応用向けスレッド・レベル並列処理マルチプロセッサ・アーキテクチャSKY(マルチメディアネットワークシステム)
- 制御等価を利用したスレッド分割技法
- 制御依存解析と複数命令流実行を導入した投機的実行機構の提案と予備的評価
- 非数値計算プログラムにおけるスレッド・レベル並列性の限界
- 2レベル表方式による分岐先バッファ(並列処理)
- 分岐先アドレスの性質を利用した2レベル表による分岐先バッファの容量削減
- 競合による予測精度低下を緩和する分岐予測機構 (機能論理設計, アーキテクチャ設計支援と一般)