片山 清和 | 名古屋大学大学院工学研究科
スポンサーリンク
概要
関連著者
-
島田 俊夫
名古屋大学
-
片山 清和
名古屋大学大学院工学研究科
-
片山 清和
名古屋大学大学院工学研究科:(現)四日市大学経済学部
-
安藤 秀樹
名古屋大学
-
安藤 秀樹
名古屋大学大学院工学研究科
-
小林 良太郎
名古屋大学大学院工学研究科
-
島田 俊夫
名古屋大学大学院工学研究科
-
安藤 秀樹
名古屋大学大学院工学研究科電子情報学専攻
-
小林 良太郎
豊橋技術科学大学
-
藤岡 涼
名古屋大学大学院工学研究科
-
藤岡 涼
名古屋大学大学院工学研究科:(現)日本電気株式会社
-
市川 周一
名古屋大学工学部
-
大熊 穣
名古屋大学大学院工学研究科:(現)トヨタ自動車株式会社
-
中村 幸司
名古屋大学大学院工学研究科:(現)沖電気工業株式会社
-
布施 裕基
名古屋大学大学院工学研究科
-
布施 裕基
名古屋大学大学院工学研究科:(現)日本電気株式会社
-
山本 哲弘
名古屋大学大学院工学研究科
-
福田 祥貴
名古屋大学大学院工学研究科
-
戸田 聡
名古屋大学大学院工学研究科:(現)株式会社メルコ
-
松本 潤一
名古屋大学大学院工学研究科
著作論文
- 頻出値を利用した物理レジスタの共有化手法(プロセッサアーキテクチャ)
- 関数呼び出し時のレジスタの退避/復元に着目したメモリリネーミング手法
- ライン・バッファ・ヒット/ミス予測を利用した動的命令スケジューリング
- 値予測を利用した分岐予測機構
- 値予測を用いた分岐予測機構の計算機性能に与える影響
- 最近の値の局所性を利用するロード値予測手法
- 最近の値の局所性に着目した共有化による物理レジスタ削減
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- VT-CMOSを用いたデータキャッシュでの性能低下をアドレス予測を用いて低減する手法
- 両パス実行の性能評価と実行判定精度の改善
- 遺伝的アルゴリズムを用いたスレッド分割法
- 遺伝的アルゴリズムを用いたスレッド分割法