超低消費電力化データ駆動ネットワーキングプロセッサULP-CUEの試作とその評価
スポンサーリンク
概要
- 論文の詳細を見る
災害などにより通信インフラが機能できない緊急時に,通信環境を維持する解決策の1つとして,アドホックネットワーキング方式を想定した超低消費電力化データ駆動ネットワーキングシステムを検討している.この一環として,ネットワーキングシステムのプラットフォーム実現の鍵となるいわゆる実時間多重処理を,本質的な電力消費のみによって実現する超低消費電力化データ駆動ネットワーキングプロセッサ ULP-CUE (Ultra-Low-Power Coordinating Users' requirements and Engineering constraints) を提案する. ULP-CUE は,通信処理の主体となる単項演算命令を本質的に必要な処理回路を駆動するのみで実行することにより,従来に比べ,消費電力量を約 54% に低減させる可能性があることを,試作 VLSI (ULP-DDCMP: Ultra-Low-Power Data-Driven Chip Multiprocessor) の実測結果に基づき示す.
- 2013-01-31
著者
-
西川 博昭
筑波大学大学院システム情報工学研究科
-
青木 一浩
(有)情報基盤研究所
-
岩田 誠
高知工科大学大学院工学研究科
-
岩田 誠
高知工科大学
-
三宮 秀次
高知工科大学大学院工学研究科
-
西川 博昭
筑波大学
-
三宮 秀次
筑波大学
-
青木 一浩
有限会社情報基盤研究所
-
宮城 桂
高知工科大学
関連論文
- アドホックユビキタス通信環境向きデータ駆動ネットワーキングシステム(交換,システム開発・ソフトウェア開発論文)
- 自己タイミング型パイプラインシステムの性能見積りモデル(VLSI設計技術とCAD)
- セルフタイム型ウェブパイプラインの相互転送制御回路の検討(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- ボトルネックのないレイヤ2/3間インタフェースのデータ駆動型実現法とその実験的検討(ネットワーク設計・実装)(インターネット技術と応用の最新動向)
- プロトコル多重処理のデータ駆動型実現法とその実験的検討(オフィスシステム論文小特集)
- B-7-67 コミュニティ活用型目的発見手法のデータ駆動型アドホックユビキタスノードへの適用(B-7. 情報ネットワーク,一般セッション)
- 超広帯域光ネットワークにおける分散型マルチプロトコルルータ
- データ駆動型プロセッサRAPIDのソフトウェア開発環境
- データ駆動・制御駆動スレッドを同時・多重処理するプロセッサCUE-v2のLSI試作(VLSIシステム, システム開発論文)
- マルチメディアネットワーキング向きデータ駆動プロセッサのLSI試作(ネットワークとプロセッサ)
- 逐次処理部のボトルネック軽減と多重処理性能の維持を可能とするデータ駆動プロセッサ(計算機システム)
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクテャ
- マルチメディアネットワーキング向きデータ駆動プロセッサの多重実行方式の提案と評価
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクチャ
- データ駆動型ネットワークプロセッサにおける高速パケット分類処理(ARC-3:専用プロセッサと時刻管理)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- M-15 データ駆動型最長一致検索機構の超高速パケット分類処理への応用(通信プロトコル,M.ネットワーク・モバイルコンピューティング)
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- TINA型分散ネットワーキング環境におけるハードウェア・ソフトウェア連携障害管理方式
- TINA : 今後の情報流通基盤として
- TINA型高品質マルチメディアネットワークの実現法の検討
- 1A-3 ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の開発(アーキテクチャとデザイン,一般セッション,アーキテクチャ)
- ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の性能予測(プロセッサアーキテクチャ)
- データ駆動プロセッサによる実時間処理のためのプログラム割当手法(計算機システム)
- タグ操作を許すデータ駆動プログラムの開発・再利用支援手法
- 低消費電力アーキテクチャへの私論
- オンチップマルチプロセッサ型データ駆動アーキテクチャの評価手法とその実験的検討
- 動的データ駆動型処理システムQ_の視覚的評価支援環境
- データ駆動型プロセッサRAPIDのソフトウェア開発環境
- 動的データ駆動型処理システムQv-xの視覚的評価支援環境
- 1E2-2 生活習慣改善を自然に支援するサラウンディングヘルスケア環境の開発(GS3:福祉情報機器,一般セッション)
- BK-1-2 サラウンディング・コンピューティング技術による情報転送・再現(BK-1. JGN2の研究開発成果と次世代インターネットへの展開,ソサイエティ特別企画,ソサイエティ企画)
- サラウンディング・コンピューティング技術による情報転送・再現システム(インターネットアーキテクチャ技術-トランスポート、センサ、アプリケーション,インターネット、アプリケーション及び一般)
- サラウンディング・コンピューティング環境向け基盤技術に関する研究
- セルフタイム型ウェブパイプラインの相互転送制御回路の検討 (コンシューマエレクトロニクス)
- データ駆動型プロセッサによるソフトウェアA/D・D/A変換器の実装(ARC-10:動的最適化とプロセッサ応用,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- 自己タイミング型パイプラインシステムのオンチップ・マクロシミュレーション手法(ARC-8:シミュレーション技法,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
- オンチップ評価機構を搭載した自己タイミング型パイプラインシステムの検討(一般セッションF Funny Architecture II)
- サラウンディング・コンピューティング技術の研究開発 (研究開発ネットワーク特集) -- (アプリケーション)
- セルフタイム回路によるデータ駆動型プロセッサとその応用(回格技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 自己タイミング型パイプラインによる優先キューイング制御方式(インターネット)
- 100M packets/sec 自己タイミング型優先キュー:FQ
- 自己タイミング型パイプラインシステムのマクロシミュレーションモデル
- 異種混合ネットワークにおける自律型フロー分散制御方式(ネットワークプロトコル)(ブロードバンドネットワークサービス)
- B-6-78 折り返し型自律 QoS 制御方式におけるジッタ抑制法の一考察
- 自己同期型パイプラインシステムのマクロフローモデル(ARC-3:専用プロセッサと時刻管理)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
- A-1-31 自己同期型折り返しパイプラインの一実現法
- B-7-112 自己同期パイプラインによるSLA制御の実現法
- データ駆動型プロセッサにおける相対アドレス方式の検討
- 超高位図的仕様記述環境(AESOP)プロトタイプの評価
- 超高位図的仕様記述環境(AESOP)プロトタイプの実行系
- 超高位図的仕様記述環境(AESOP)プロトタイプの変換系
- 超高位図的仕様記述環境(AESOP)プロトタイプの構成
- 超高位図的仕様記述環境(AESOP)プロトタイプにおける仕様記述環境
- 信号流れ図からのデータ駆動型プログラムの対話的生成手法
- 多面的な図的仕様記述の対話的な相互変換手法
- 信号処理の図的仕様記述からのデータ駆動型プログラムの生成手法
- AESOPにおけるプロトタイピング手法
- マルチメディア信号処理仕様からのデータ駆動プログラムの直接生成手法
- ストリーム指向システム開発のための対話的仕様記述環境
- ストリーム指向システム開発のための対話的仕様記述環境
- 信号処理向きデータ駆動型プロセッサ用のソフトウェア部品の一検討
- マルチメディア信号処理のプログラム生成手法の一検討
- 2-204 SOM の並列学習とそのデータ駆動型プロセッサへの実装に関する研究
- 自己タイミングスーパパイプライン型データ駆動プロセッサ
- 分散キューバッファを持つデータ駆動型プロセッサQv-xの性能評価
- ハードウェア論理とプログラム処理の統合的記述とその実現法
- 超高位図的言語処理システムにおける変換機構の一実現法
- 超分散システムに向けて (フレキシブルネットワーク 2.フレキシブルネットワークへの期待 2-3)
- 2. プログラミング・パラダイムと環境 2.2 視覚的プログラミング環境 (<大特集>新しいプログラミング環境)
- 超高位図的言語処理システムの一構成法
- 超高位図的言語処理システムにおける単位処理機構の一構成法
- 超高位図的言語処理システムの利用者インタフェイス
- 超高位図的言語処理システムの設計思想
- デ-タ駆動形実行制御の一方式とその実験的検討
- 履歴依存性を許すデ-タ駆動図式
- 機能メモリ主導型データ駆動アーキテクチャQ-FMとその評価
- 図的仕様記述からのデータ駆動型プログラムの生成手法
- 超低消費電力化データ駆動ネットワーキングプロセッサULP-CUEの試作とその評価
- 超低消費電力化データ駆動ネットワーキングシステムとその評価(震災復興や新興国の近未来に役立つ情報ネットワーク技術論文)
- 超低消費電力化データ駆動ネットワーキングプラットホームの試作(情報ネットワーク,システム開発論文)
- 省電力セルフタイム回路に関する研究
- 6.3 ディペンダブル・エア(第6章:コネクティビティ,ディペンダブルVLSIシステム)
- A-3-3 セルフタイム型パイプラインにおける粒度可変型パワーゲーティングの検討(A-3.VLSI設計技術,一般セッション)
- ディペンダブル・エアのための周波数領域等化器のASIC実装と評価(技術展示,製品展示,ソフトウェア無線機,無線ハードウェア技術,国際ワークショップ,一般)
- 超低消費電力化データ駆動ネットワーキングシステムとその評価