ボトルネックのないレイヤ2/3間インタフェースのデータ駆動型実現法とその実験的検討(ネットワーク設計・実装)(<特集>インターネット技術と応用の最新動向)
スポンサーリンク
概要
- 論文の詳細を見る
情報通信インフラストラクテャとしてのネットワーキング環境には,実時間メディア通信処理の実現が必須である.筆者らは,ネットワーキング環境におけるプロトコルの実時間多重処理を,多重処理時のオーバヘッドなく実現するために,プロトコルTCP/IP処理のデータ駆動型実現法を検討している. CUE-vlは,高精度動画像処理用のデータ駆動プロセッサをもとに,TCP/IP処理向きの命令を追加するどともに,メモリ処理用プロセッサも含めたマルテプロセッサの1チップヘの超集積を進めたデータ駆動プロセッサである.本論文は,ネットワーキング環境のデータ駆動型実現法の一環として行った. CUE-vlとATM/FastEthernetのネットワーク用LSIを用いて,プロトコル処理まで含めたレイヤ2/3間インタフェースのデータ駆動型実現法について述べている.この種のネットワークインタフェースには,ネットワークのもつ転送能力を最大限に活用することが求められる.このとき,自己同期型のプロセッサであるCUE-vlとクロック同期型のプロセッサを前提としているネットワーク用LSI間の送受信処理がボトルネックとなり得る.本実現法では.CUE-vlとネットワーク用LSI間の接続にFPGA及びデュアルポートメモリを用いてボードを構成することによって,ネットワークの転送能力を阻害しない送受信が実現できることを示す.
- 社団法人電子情報通信学会の論文
- 2004-05-01
著者
-
西川 博昭
筑波大学大学院システム情報工学研究科
-
青木 一浩
(有)情報基盤研究所
-
工藤 慎也
三菱電機株式会社モバイルターミナル製作所
-
西川 博昭
筑波大学 電子・情報工学系
-
西川 博昭
筑波大学
-
青木 一浩
有限会社情報基盤研究所
関連論文
- アドホックユビキタス通信環境向きデータ駆動ネットワーキングシステム(交換,システム開発・ソフトウェア開発論文)
- ボトルネックのないレイヤ2/3間インタフェースのデータ駆動型実現法とその実験的検討(ネットワーク設計・実装)(インターネット技術と応用の最新動向)
- プロトコル多重処理のデータ駆動型実現法とその実験的検討(オフィスシステム論文小特集)
- B-7-67 コミュニティ活用型目的発見手法のデータ駆動型アドホックユビキタスノードへの適用(B-7. 情報ネットワーク,一般セッション)
- データ駆動・制御駆動スレッドを同時・多重処理するプロセッサCUE-v2のLSI試作(VLSIシステム, システム開発論文)
- マルチメディアネットワーキング向きデータ駆動プロセッサのLSI試作(ネットワークとプロセッサ)
- 逐次処理部のボトルネック軽減と多重処理性能の維持を可能とするデータ駆動プロセッサ(計算機システム)
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクテャ
- マルチメディアネットワーキング向きデータ駆動プロセッサの多重実行方式の提案と評価
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクチャ
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- TINA型分散ネットワーキング環境におけるハードウェア・ソフトウェア連携障害管理方式
- TINA : 今後の情報流通基盤として
- TINA型高品質マルチメディアネットワークの実現法の検討
- 1A-3 ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の開発(アーキテクチャとデザイン,一般セッション,アーキテクチャ)
- ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の性能予測(プロセッサアーキテクチャ)
- データ駆動プロセッサによる実時間処理のためのプログラム割当手法(計算機システム)
- タグ操作を許すデータ駆動プログラムの開発・再利用支援手法
- 低消費電力アーキテクチャへの私論
- オンチップマルチプロセッサ型データ駆動アーキテクチャの評価手法とその実験的検討
- データ駆動型プロセッサにおける相対アドレス方式の検討
- 超高位図的仕様記述環境(AESOP)プロトタイプの評価
- 超高位図的仕様記述環境(AESOP)プロトタイプの実行系
- 超高位図的仕様記述環境(AESOP)プロトタイプの変換系
- 超高位図的仕様記述環境(AESOP)プロトタイプの構成
- 超高位図的仕様記述環境(AESOP)プロトタイプにおける仕様記述環境
- 超高位図的言語処理システムにおける変換機構の一実現法
- 超分散システムに向けて (フレキシブルネットワーク 2.フレキシブルネットワークへの期待 2-3)
- 2. プログラミング・パラダイムと環境 2.2 視覚的プログラミング環境 (<大特集>新しいプログラミング環境)
- 超高位図的言語処理システムの一構成法
- 超高位図的言語処理システムにおける単位処理機構の一構成法
- 超高位図的言語処理システムの利用者インタフェイス
- 超高位図的言語処理システムの設計思想
- デ-タ駆動形実行制御の一方式とその実験的検討
- 履歴依存性を許すデ-タ駆動図式
- 超低消費電力化データ駆動ネットワーキングプロセッサULP-CUEの試作とその評価
- 超低消費電力化データ駆動ネットワーキングシステムとその評価(震災復興や新興国の近未来に役立つ情報ネットワーク技術論文)
- 超低消費電力化データ駆動ネットワーキングプラットホームの試作(情報ネットワーク,システム開発論文)
- 超低消費電力化データ駆動ネットワーキングシステムとその評価