1A-3 ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の開発(アーキテクチャとデザイン,一般セッション,アーキテクチャ)
スポンサーリンク
概要
- 論文の詳細を見る
著者らは,ネットワーキング向きハイブリッドプロセッサCUE-v3の試作を進めている.CUE-v3は著者らが既に開発したハイブリッドプロセッサCUE-v2を基にしたチップマルチプロセッサである.CUE-v2はデータ駆動・制御駆動スレッドを命令レベルで同時・多重処理することができ,データ駆動方式の即応性を維持しつつ・時間・順序依存処理に不可避となる逐次処理能力を改善している.CUE-v3は1チップ上にCUE-v2を4個実装したCMP(Chip Multi Processor)構成を採っており,データ駆動原理を応用することによって,レイテンシの小さいプロセッサ間通信を可能にしている.本稿ではこのCUE-v3の概要とLSI試作を目指した開発の現状を述べる.
- 一般社団法人情報処理学会の論文
- 2008-03-13
著者
-
西川 博昭
筑波大学大学院システム情報工学研究科
-
冨安 洋史
筑波大学大学院システム情報工学研究科
-
内田 裕之
筑波大学大学院システム情報工学研究科
-
富安 洋史
筑波大学大学院システム情報工学研究科
-
岡本 政信
筑波大学大学院システム情報工学研究科コンピュータサイエンス専攻
関連論文
- アドホックユビキタス通信環境向きデータ駆動ネットワーキングシステム(交換,システム開発・ソフトウェア開発論文)
- マルチスレッドプロセッサにおけるメモリアクセスレイテンシ隠蔽の一手法
- 高バンド幅内部バス構造のオンチップメモリを持つFUCEプロセッサ
- CPSY2000-52 通信と処理との融合を行うFUCEプロセッサの提案
- ボトルネックのないレイヤ2/3間インタフェースのデータ駆動型実現法とその実験的検討(ネットワーク設計・実装)(インターネット技術と応用の最新動向)
- プロトコル多重処理のデータ駆動型実現法とその実験的検討(オフィスシステム論文小特集)
- B-7-67 コミュニティ活用型目的発見手法のデータ駆動型アドホックユビキタスノードへの適用(B-7. 情報ネットワーク,一般セッション)
- データ駆動・制御駆動スレッドを同時・多重処理するプロセッサCUE-v2のLSI試作(VLSIシステム, システム開発論文)
- マルチメディアネットワーキング向きデータ駆動プロセッサのLSI試作(ネットワークとプロセッサ)
- 逐次処理部のボトルネック軽減と多重処理性能の維持を可能とするデータ駆動プロセッサ(計算機システム)
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクテャ
- マルチメディアネットワーキング向きデータ駆動プロセッサの多重実行方式の提案と評価
- マルチメディアネットワーキング向きデータ駆動プロセッサの命令セットアーキテクチャ
- マルチスレッドプロセッサにおけるメモリアクセスレイテンシ隠蔽の一手法
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ(並列/分散アーキテクチャ,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- 超低消費電力化イベント駆動型ヘテロジニアスチップマルチプロセッサ (計算機アーキテクチャ・ハイパフォーマンスコンピューティング・「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2009))
- TINA型分散ネットワーキング環境におけるハードウェア・ソフトウェア連携障害管理方式
- TINA : 今後の情報流通基盤として
- TINA型高品質マルチメディアネットワークの実現法の検討
- 1A-3 ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の開発(アーキテクチャとデザイン,一般セッション,アーキテクチャ)
- ネットワーキング向きイベント駆動型チップマルチプロセッサCUE-v3の性能予測(プロセッサアーキテクチャ)
- データ駆動プロセッサによる実時間処理のためのプログラム割当手法(計算機システム)
- タグ操作を許すデータ駆動プログラムの開発・再利用支援手法
- 低消費電力アーキテクチャへの私論
- オンチップマルチプロセッサ型データ駆動アーキテクチャの評価手法とその実験的検討
- マルチメディア指向並列計算機KUMP/Dとそのメッセージ処理機構
- 並列計算機KUMP/Dの相互結合網
- 細粒度処理向け並列計算機KUMP/Dの構造体メモリアクセス機構
- データ駆動型プロセッサにおける相対アドレス方式の検討
- 超高位図的仕様記述環境(AESOP)プロトタイプの評価
- 超高位図的仕様記述環境(AESOP)プロトタイプの実行系
- 超高位図的仕様記述環境(AESOP)プロトタイプの変換系
- 超高位図的仕様記述環境(AESOP)プロトタイプの構成
- 超高位図的仕様記述環境(AESOP)プロトタイプにおける仕様記述環境
- 並列分散オペレーティングシステム : CEFOS (Communication-Execution Fusion OS)
- 並列計算機KUMP/Dのシステムプログラムの概要
- 超高位図的言語処理システムにおける変換機構の一実現法
- 超分散システムに向けて (フレキシブルネットワーク 2.フレキシブルネットワークへの期待 2-3)
- 2. プログラミング・パラダイムと環境 2.2 視覚的プログラミング環境 (<大特集>新しいプログラミング環境)
- 超高位図的言語処理システムの一構成法
- 超高位図的言語処理システムにおける単位処理機構の一構成法
- 超高位図的言語処理システムの利用者インタフェイス
- 超高位図的言語処理システムの設計思想
- デ-タ駆動形実行制御の一方式とその実験的検討
- 履歴依存性を許すデ-タ駆動図式
- 超低消費電力化データ駆動ネットワーキングプロセッサULP-CUEの試作とその評価