オンチップインダクタを用いた低歪みダウンミキサ回路
スポンサーリンク
概要
- 論文の詳細を見る
近年、PHSや携帯電話に代表される移動体通信端末用ICの高機能化に関する研究が盛んに行われている。本報告では、シリコン上に実現したしたスパイラルインダクタを用いた低歪みダウンミキサ回路について述べる。
- 社団法人電子情報通信学会の論文
- 1996-09-18
著者
-
益子 耕一郎
三菱電機株式会社システムlsi事業化推進センター
-
小紫 浩史
三菱電機株式会社システムLSI開発研究所
-
佐々木 なぎさ
三菱電機株式会社システムLSI開発研究所
-
佐藤 久恭
三菱電機株式会社システムLSI開発研究所
-
佐藤 久恭
株式会社ルネサステクノロジ
-
佐藤 久恭
三菱電機株式会社
-
佐々木 なぎさ
三菱電機株式会社
-
小紫 浩史
システムlsi事業化推進センター:三菱電機株式会社
-
佐藤 久恭
三菱電機システムlsi事業化推進センター
-
小紫 浩史
東京理科大
関連論文
- フィールドシールドアイソレーション技術を用いた0.35μm大規模SOIゲートアレー
- 高抵抗基板とハイブリッドトレンチ分離を用いた0.18μmSOI技術のRF/アナログ混載への応用について
- ボディ電圧制御型SOIゲートアレイを用いた0.5V 320MHz 8ビットMUX/DEMUX
- 相補動作ハーフスイングバスとワイドバンドSRAMマクロへの応用
- 部分空乏型トランジスタを用いたCADライブラリ共有型SOI/CMOSゲートアレイ
- ボディバイアス可変型SOI-CMOSドライバー回路
- 高速通信用LSIにおけるSOI/CMOS 回路設計技術
- PHS用中間周波数処理LSI ( アナログ・アナデジLSIおよび一般)
- オンチップインダクタを用いた低歪みダウンミキサ回路
- [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器